第六章数字电路仿真.pptxVIP

  1. 1、本文档共24页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章数字电路仿真

第6章 数字电路仿真;6.1.1 常用逻辑门符号对照表;6.1.2 常用复合门;6.1.3 逻辑器件内部结构示例;(2)CMOS反相器;(4)集成CMOS与非门电路;(1)半加器 半加器真值表;半加器仿真结果;全加器真值表;全加器仿真图;1位数值比较器真值表;1位二进制数比较器测试电路与结果;主从JK触发器(触发器是时序电路中实现记忆功能的基本存储单元,在门电路的基础上加上适当的反馈线就能构成具有特定逻辑功能的触发器,常用的触发器有RS触发器,JK触发器,D触发器);;主从JK触发器功能验证电路;具有清除、接收、存储和移动数码功能的部件。 由触发器作为基本逻辑部件构成的; 一个寄存器能够存储一个二进制数码,N个触发器就能构成存储n位二进制数的寄存器。;异步清零,只需将CLR置0即可; 并行输入:将C置低——设置初值为1101;CLR置低——给出清零命令;确保S0、S1为置高——给出并行输入命令;CLR置高——清零命令收回,可以并行输出。 保持功能:在并行输入的基础上(设定初始状态为1101);同时按G/H将S0、S1同时置零,给出保持的命令,可以看到输出不变。 左移功能:按下I键——给出清零命令;将G、H都置高——可以并行输出数码;按下一个空格键——时钟脉冲引脚出现脉冲上升沿,数码输出;按下G键——使S0、S1的组合为1、0,寄存器设置为左移功能;按空格键——产生脉冲上升沿,将数码左移;;6.4 计数器;清零功能方法:设置好初值为1001——预置初值;将CLR引脚置0,按F键——使清除功能可用,等脉冲上沿来临;将空格键先置低,再置高——给出清零命令的脉冲; 预置功能:再清零的基础上,F键置高(CLR置高)——收回清零命令;确保E键置高(Load置高)——发出预置命令(Load=1,CLR=0);使空格键由低置高——给出执行预置命令的脉冲。 计数功能:再预置初值之后,将E置高(此时CLR=1)——给出计数命令;使CLK引脚由低变高——给出计数允许指令脉冲;;计数器仿真图;555定时器组成的多谐振荡器是在内部通过对电容的充放电,改变比较器(运放构成)的输入电压,从而使触发器改变状态的。;D/A转换原理:先将数字按其权重转换为模拟量,再把这些分模拟量相加??可得到与这个数字成正比的总的模拟量; D0~D7是输入的数据;Vref+与Vref-的电压差使D/A转换器的满度电压,通过电位器R1来调节;output为输出的模拟电压。;A/D转换原理(逐次逼近型):先把模拟量拿来从最大权重位开始,逐次与各个位所代表的模拟量比较一下,若大于等于它,则这位应该置1,比它小则该位应该置0。 Vref+与Vref-的电压差是A/D转换器的满度电压,Vin是通过电位器R1来调节的要转换的模拟电压;SOC是时钟脉冲,OE是转换使能。连接好电路之后,将OE引脚由低电平置高,发出转换命令,就可以通过指示灯看到转换出来的数码。;Vm/Vin=Cm/Cin 其中,Vm代表满度电压5V,Vin代表输入电压4V,Cm代表最大的数码,Cin代表输入电压数码。 5/4=255/Cin Cin=204,转换成二进制与指示灯一致

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档