电子电工课程设计,数字时钟报告,人人分享(共9篇).docVIP

电子电工课程设计,数字时钟报告,人人分享(共9篇).doc

  1. 1、本文档共39页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子电工课程设计,数字时钟报告,人人分享(共9篇)

电子电工课程设计,数字时钟报告,人人分享(共9篇) :时钟 课程设计 电子电工 数字 报告 时钟作息表课程设计 简易时钟图片 大班时钟教案 篇一:电子技术数字钟课程设计报告 数字电子技术课程设计报告 题 目: 数字钟的设计与制作 学 年: 13-14学年 学 期:第二学期 专 业:机械工程及自动化 班 级:0512108 学号姓名:051210829徐智昊 时 间:2014年5月28日— 2014年6月4日 数字电子技术课程设计报告 一、设计目的 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制作数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法. 二、设计内容及要求 (1)设计指标 ① 由晶振电路产生1HZ标准秒信号; ② 分、秒为00~59六十进制计数器; ③ 时为00~23二十四进制计数器; ④ 周显示从1~日为七进制计数器; ⑤ 具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; ⑥ 整点具有报时功能,当时间到达整点前鸣叫五次低音(500HZ),整点时再鸣叫一次 高音(1000HZ)。 (2)设计要求 ① 画出电路原理图(或仿真电路图); ② 元器件及参数选择; ③ 电路仿真与调试。 (3)制作要求 自行装配和调试,并能发现问题和解决问题。 (4)编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会。 三、原理框图 数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时 间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。数字电子钟的总体图如图(1)所示。由图(1)可见,数字电子钟由以下几部分组成:石英晶体振荡器和分频器组成的秒脉冲发生器;校对电路;六十进制秒、分计数器、二十进制时计数器及七十进制日计数器;以及秒、分、时的译码显示部分等。 四.主要部分的实现方案 1 秒脉冲电路 由晶振32768Hz经 CD4060分频为2Hz,再经过74LS74一次分频,即得1Hz 标准秒脉冲,提供给时钟计数脉冲。如图示: 20pF 74LS74 10Q 1Hz CD4060 Q14C13—20pF 1D 11 R 32768Hz 22MΩ 12 秒脉冲发生器 2 时间计数器电路 由6个74LS90 计数器组成时分秒的计数电路,74LS90 是4位二进制同步加计数器,它的设置为多片集成计数器的级联提供方便。它具有异步清零,同步并行预置数,保持和计数的功能。 (1)秒计数器 秒的个位计数单元为10进制计数器,当QDQCQBQA变成1010时,通过与非门把它的清零端变成0,计数器的输出被置零,跳过1011到1111的状态,又从0000开始,如此重复。秒的十为计数单元为6进制,当QDQCQBQA变成0101时,通过与非门把它的清零端变 成0,计数器的输出被置零,跳过0110到1111的状态,又从0000开始,如此就是60进制。同时秒十位上的0101时,要把进位信号传输给“分”个位的计数单元。 (2)分计数器 分的个位和十位计数单元的状态转换和秒的是一样的,只是它要把进位信号传输给时的个位计数单元。 (3)时计数器 当“时”十位的QDQCQBQA为0000或0001时,“时”的个位计数单元是十进制计数器,当他的QDQCQBQA到1010时,通过与非门使得个位74LS90上的清零端为0,则计数器的输出直接置零,从0000有开始。当十位的QDQCQBQA为0010时,通过与非门使得该74LS90的清零端为0,“时”的十位有重新从0000开始,此时的个位计数单元变成4进制,即当个位计数单元的QDQCQBQA为0100时,就要又从0000开始计数。这样就实现了“时”24进制的计数 ( 4 ) 日计数器 日计数器由两个74LS74,四个TTL 和一个 74LS20 构成,实现了七定制的功能。每个74LS74控制一个输入,即控制QDQCQBQA中的一个。当从0000到0111 时,显示是按照74LS74集成们电路的逻辑功能来实现的,当为0111的时候,QCQBQA各为1 1 1

您可能关注的文档

文档评论(0)

1045141460 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档