UltraFast设计方法快速参考指南了解更多-QuickReference.PDF

UltraFast设计方法快速参考指南了解更多-QuickReference.PDF

  1. 1、本文档共2页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
UltraFast设计方法快速参考指南了解更多-QuickReference.PDF

UltraFast Design Methodology Quick Reference Guide (UG1231) INTRODUCTION BOARD AND DEVICE PLANNING DESIGN ENTRY AND IMPLEMENTATION The UltraFast™ Design Methodology is a set of best  PCB Designer FPGA Designer Logic Designer practices recommended by Xilinx to maximize productivity  and reduce design iterations of complex systems, including  Examine Key Interfaces Analyze Device for Pinout Define a Good Design Hierarchy embedded processor subsystems, analog and digital   Validate part orientation   Examine transceiver and   Define relevant hierarchies to help global placement and  and key interfaces bonded I/O locations floorplanning processing, high‐speed connectivity, and network  processing. See the UltraFast Design Methodology Guide for   Examine the PCB Layout  Examine SSI technology I/O   Insert I/O and clock components near the top level  Perform the Memory  planning  Add registers at main hierarchical boundaries the Vivado Design Suite (UG949) for more information. Interface and Transceiver   Validate part orientatio

文档评论(0)

tangtianxu1 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档