2016数字逻辑实验指导书.docVIP

  1. 1、本文档共26页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2016数字逻辑实验指导书课案

《数字逻辑》实验指导书 实验一Quartus软件的基本操作 一、实验内容 1.熟悉Quartus软件的基本操作,了解各种设计方法(原理图设计、文本设计、波形设计) 2.用逻辑图和VHDL语言设计一个异或门。 二、要求 1.实验前,预习;2.实验.报告内容有: 异或门的逻辑图; 用VHDL语言设计异或门; .实验结束前,要将异或门的仿真波形实验。 三、电路功能介绍 异或门(XOR) 用途:异或门是一种用途广泛的门电路。典型应用是作为加法器的单元电路。 逻辑图 真值表 A B OUT 0 0 0 0 1 1 1 0 1 1 1 0 VHDL程序 数据流描述: 波形图 实验二 的设计与仿真 一、实验内容 用逻辑图和VHDL语言设计。 二、要求 1.实验前,预习;2.实验.报告内容有: 的逻辑图; 用VHDL语言设计,用尽量多的方法来描述; .实验结束前,要将的仿真波形实验。 三、电路功能介绍4位输入组合N=N3N2N1N0,当N=1、2、3、5、7、11、1 3时该函数输出为1,其他情况输出为0” 逻辑图 四位素数检测器最小化后的设计 真值表 VHDL程序实验 三态门,OC门的设计与仿真 一、实验内容 1.用逻辑图和VHDL语言设计三态门,三态门的使能端对低电平有效。 2.用逻辑图和VHDL语言设计一个OC门(集电极开路门)。 二、要求 1.实验前,预习;2.实验.报告内容有: 三态门、OC门的逻辑图; 用VHDL语言设计三态门、OC门,用尽量多的方法来描述; .实验结束前,要填将的仿真波形实验。 三、电路功能介绍 1.三态门,又名三态缓冲器(Tri-State Buffer) 用途:用在总线传输上,有效而又灵活地控制多组数据在总线上通行,起着交通信号灯的作用。 逻辑图 真值表EN A OUT 0 0 Hi-Z 0 1 Hi-Z 1 0 0 1 1 0 VHDL程序 行为描述: 结构体描述: 波形图 2.OC门,又名集电极开路门(opndrn) 用途:集电极开路门(OC门)是一种用途广泛的门电路。典型应用是可以实现线与的功能。 逻辑图 真值表 A B 0 0 1 Hi-Z VHDL程序 行为描述: 结构体描述: 波形图 实验 加法器的设计与仿真 一、实验内容1.用逻辑图和VHDL语言设计全加器2.利用设计的全加器组成串行加法器3.用逻辑图和VHDL语言设计并行加法器。 二、要求 1.实验前,预习;2.实验.报告内容有: 全加器的逻辑图; 用VHDL语言设计全加器; .实验结束前,要填将3种电路的仿真波形实验。 三、电路功能介绍1.全加器 用途:实现加操作 逻辑图 真值表X Y CIN S COUT 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 VHDL程序数据流描述: 波形图 2.四位串行加法器 逻辑图 波形图 3.742834位先行进位全加器(4-Bit Full Adder) 逻辑框图 逻辑功能表 注:1、输入信号和输出信号采用两位对折列表,节省表格占用的空间,如:[A1/A3]对应的列取值相同,结果和值[Σ1/Σ3]对应的运算是Σ1=A1+B1和Σ3=A3+B3。自行验证一下。 2、C2是低两位相加产生的半进位,C4是高两位相加后产生的进位输出,C0是低位级加法器向本级加法器的进位输入。 实验 译码器与编码器的设计与仿真一、实验内容1.参照芯片74LS138的电路结构用逻辑图和VHDL语言设计3-8译码器 2.参照芯片74LS148的电路结构用逻辑图和VHDL语言设计8-3优先编码器。 二、1.实验前,预习;2.实验.报告内容有: 三态门、OC门的逻辑图; 用VHDL语言设计三态门、OC门,用尽量多的方法来描述; .实验结束前,要将的仿真波形实验。 实验要求1.进实验室前,请写一份预习报告;进实验室时经指导老师检查后,才可上机操作。 2.预习报告内容有: 8-3编码器、3-8译码器的逻辑表达式; 8-3编码器、3-8译码器的逻辑图; 用VHDL语言设计8-3编码器、3-8译码器。 3.实验结束前,要填写实验卡,将以上2种电路的仿真波形画在实验卡上。 三、电路功能介绍1.741488-3优先编码器(8 to 3 Priority Encoder) 用途:将各种输入信号转换成一组二进制代码,使得计算机可以识别这一信号的作用键盘里就有大家天天打交道的码器,当你敲击按键时,被键盘里的码器成计算机能够识别的ASC码。码器码器的。 逻辑框图 逻辑功能表INPUTS OUTPUTS E

文档评论(0)

jiayou10 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档