基于FPGA的ARINC429数据传输接口设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的ARINC429数据传输接口设计

2005年第22卷第10期 微电子学与计算机 113 ips—clk ips—dal8 ips—addr 杜晶晶,,2 胡建萍- 黄继业- pmem—rw pmem—dat8 addo pmem 摘 要:以机载导羹塞嘉鎏主薹霎妻委.薹藿羹一囊囊篓霞嚣筵羹蠢墓薹冀i雪至藿鏊:奏耋薹l喜羹垂薹;雾薹荔薹登蠢纂 xmemdat8 xmemadd‘ dataw‘ datard ymem—dat3 ymem~add‘ 图3EMI模块的内部结构图 (3)总线仲裁模块 囊襄霎囊。时序而设计的.其控制思想已经在前面的篇幅 的三路总线信号进行总线仲裁.保证在一个完整的 中详细描述过了,故不再做单独介绍。 读写周期内只有一路内部总线方位外部存储器。每 (2)寄存器读写模块 次传输数据结束.则此时外部相应存储器的片选信 根据前面的分析可知.如果片上存储器的数据 号放开。如果在某个时刻同时来了对Pmemory、 带宽为16比特的.那么一个24比特数据的读写操Xme-nory的读写请求.则这个模块会根据不同存储 作需要分为两个地址进行。同理.一次数据读写操 器的访问优先级不同而做出相应的仲裁判断。 作时.可能需要外部存储器接口一个或者多个周期 CORE和DMA在发送传输请求时可以根据实际情 来完成。寄存器控制模块包括控制寄存器,基准地 况掌握时机.尽量做到不浪费时间.也不造成总线 址寄存器,时间等待寄存器。它能及时地相应传输 冲突(busconnicts)。 请求。并且根据片外存储器的类型以及时序特性控 (4)总线控制模块 制正确的传输节拍。其中控制寄存器保留系统对一 总线控制模块主要是根据寄存器配置情况和 些参数(建立时间,数据保持时间,数据有效时间) 地址译码产生符合SDRAMC、LCD、Nandn鹪h、 的配置,这些寄存器配置直接参与外部存储器的时 。序时3设计实例制控的求要所MARS 序控制。另外。时间等待寄存器的配置主要是为了 给外部存储器足够的读写操作时间。对于24bit的 数据总线宽度.读写周期可以达到512个系统时钟 3.1 SRAM的控制以及时序设计 周期,但是对于16bit的数据总线宽度.改寄存器必 须配置成偶数个时钟周期.在寄存器配置的时间范

文档评论(0)

xxj1658888 + 关注
实名认证
文档贡献者

教师资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2024年04月12日上传了教师资格证

1亿VIP精品文档

相关文档