上海工程技术大学微机原理与接口技术复习题548086系统的存储组织.docVIP

上海工程技术大学微机原理与接口技术复习题548086系统的存储组织.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
上海工程技术大学微机原理与接口技术复习题548086系统的存储组织

1.在8086 的最小模式, 最大模式下CPU与存储器的接口(实现两者间通信的电路) 工作模式 8086CPU 最小模式 · 单机系统 · 所需的控制信号全由CPU直接提供 最大模式 · 多机处理系统 · 所需的控制信号由总线控制器8288提供 接口 存储器 接口 存储器 数据线 — — — 地址线 — — — 总线高位有效信号 地址锁存允许信号 读信号=读存储 写信号=写存储 =存储 () ALE DT/ =访问端口 =数据从CPU向存储器输出,即完成写操作 () =数据从存储器向CPU输入,即完成读操作 数据允许信号=数据收发器 () 2. 存储器接口举例 关于ROM扩展电路 【例5-1】/P116 图P115 关于RAM扩展电路 【例5-2】/P116 图P117 关于内存 ROM是内存的一部分 · 存储程序、常数和系统参数 · 在计算机工作过程中信息保持不变 · 只能读出,不能能写入 · 关机后信息仍存在 RAM是内存的一部分 ·存储程序、变量。 ·在计算机工作过程中信息可能被更新。 ·可读出,也可写入 ·关机后信息不再存在 设计要求 设计一个ROM扩展电路: ·存储容量=32K字=32Kⅹ16 b ·地址从0000H开始 设计一个RAM扩展电路: ·容量为32K字=32Kⅹ16 b, ·地址从10000 H开始, 今采用 采用EPROM芯片27256 采用静态RAM芯片62256. 所需片数 芯片27256的容量=256/8 KB=32 KB=32 Kⅹ8 b ·所需片数=存储容量/芯片27256的容量 =(32Kⅹ16)/(32 Kⅹ8)= 2(片) 芯片62256的容量=256/8 KB=32 KB=32 Kⅹ8 b ·所需片数=存储容量/芯片27256的容量 =(32Kⅹ16)/(32 Kⅹ8)= 2(片) 芯 片 引 脚 地址线 (15根) A14 (同左) ……… A0 数据线 (8根) O7 (只输出) I/O7 (输出, 输入) ……… ……… O0 (只输出) I/O0 (输出, 输入) 电源线 VPP (编程电压) VCC (电源线) GND (地线) 控制线 WR( 写控制线) (读控制线) (同左) (片选线) (同左) 连接 数据线 · 一个27256存储芯片为偶片存储,数据引脚接CPU数据线的低8位D0~D7 · 另一个27256存储芯片为奇片存储,数据引脚接CPU数据线的高8位D8~D11 (同左) 地址线 ·每个27256存储芯片的地址引脚A14….A0接CPU的地址线A15….A1(CPU的地址线A0不用) (同左) 控制线 · 每个27256存储芯片的引脚接CPU的 · 每个27256存储芯片的引脚接组合逻辑电路的输出(其输入信号是,A19…A16)。 · 每个62256.存储芯片的(读控制线)引脚接CPU的 ·每个62256.存储芯片的( 写控制线)引脚接CPU的 · 数据总线上传送数据 0 0 两片的同时有效即选中奇片和偶片(16位数据在16位数据总线上传送) 0 1 奇片的有效,即只选中奇片(8位数据在高8总线上传送) 1 0 偶片的有效,即只选中偶片(8位数据在低8总线上传送) 1 1 无效 内存地址范围 【注】因为容量为64K字节, 而64K=10000H, 这64K个存储单元若从地址00000H处开始存放,那么最后一个存储单元的地址应是 000000H+(10000H-1) =00000H+0FFFFH=0FFFFH. [【注】因为容量为64K字节, 而64K=10000H, 这64K个存储单元若从地址10000H处开始存放,那么最后一个存储单元的地址应是 100000H+(10000H-1) =10000H+0FFFFH=1FFFFH. 最小地址 最大地址 0000 0000 0000 0000 0000 = 00000 H 至 0000 1111 1111 1111 1111 = 0FFFF H 0001 0000 0000 0000 0

文档评论(0)

2017ll + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档