- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
模拟集成电路版图设计与验证标准实验报告精选
电 子 科 技 大 学
实 验 报 告
学生姓名:鄢传宗,梁成豪 学 号:2011031030010,2011031030009 指导教师:王向展
实验地点:211楼606 实验时间:2014.6.11
一、实验室名称:微电子技术实验室
二、实验项目名称:模拟集成电路版图设计与验证
三、实验学时:4
四、实验原理
基于Cadence 平台的电路设计与仿真
1,Cadence 环境的调入
(1)在 UNIX 操作系统的Terminal窗口下
→ setenv DISPLAY 100.100.21:0 (注意:100.100.100.21是本机的IP地址,不同的计算机,IP地址不同,应该根据实际的IP地址来设置。)
→ cd user/userxxx
→ mkdir user/userxxx/Project
→ cd user/userxxx/Project
→ icfb 或者layoutPlus
(2)出现CIW(command Interpreter window)命令解释画面
(3)点选在CIW窗口的上面工具列Tools→Library Manager,
会出现LM窗口LM(Library Manager)
2,建立新的Library
3,版图设计Layout View Design
4,版图验证
五、实验目的
本实验是基于微电子技术应用背景和《集成电路原理与设计》课程设置及其特点而设置,为IC设计性实验。其目的在于:
( 根据实验任务要求,综合运用课程所学知识自主完成相应的模拟集成电路版图设计,掌握基本的IC版图布局布线技巧。
( 学习并掌握国际流行的EDA仿真软件Cadence的使用方法,并进行版图的的设计与验证。
六、实验内容
UNIX操作系统常用命令的使用,Cadence EDA仿真环境的调用。
2、根据设计指标要求,自主完成版图设计,并掌握布局布线的基本技巧。
3、对所绘制的版图进行DRC、ERC检查验证。
4、整理版图生成文件,总结、撰写并提交实验报告。
七、实验仪器设备
(1)工作站或微机终端 一台
(2)局域网
(3)EDA仿真软件 1套
八、实验步骤
1、根据实验指导书熟悉UNIX操作系统常用命令的使用,掌握Cadence EDA仿真环境的调用。
2、根据设计指标要求,设计出如下图所示的运算放大器电路版图,过程中应注意设计规则。
3、对所绘制的版图进行DRC、ERC检查验证。
当版图绘制完成后,需要调用版图设计规则检查DRC来验证是否违反设计规则。
(1)点选Layout窗口上面的指令Verify→DRC
(2)出现DRC窗口
(3)按OK之后,会开始跑DRC,若有错误,CIW对话框会显示错误并且在Layout窗口也会有光标marker闪烁。
(4)可以点选Layout窗口上面的指令Verify→Makers→Explain,然后选择Layout窗口中闪动线条,即可知所犯的错误
(5)若要消除在Layout窗口闪烁的marker,点选Layout窗口上面的指令Verify→Markers→delete all,出现下面窗口,再点选OK即可。
2、根据与DRC验证类似的步骤进行版图的电气规则ERC检查。
注意:如整个版图由多个分图合成,则合并版图后,即使单个的分图均通过DRC/ERC验证,也必须再次进行DRC/ERC检查,往往拼接过程中会引入新的错误。
九、实验数据及结果分析:
实验版图如下:
通过本次实验掌握了UNIX操作系统常用命令的使用,Cadence EDA仿真环境的调用。达到了实验目的。
根据设计指标要求,设计出运算放大器模拟集成电路版图,并进行了DRC、ERC规则检查,最终指标满足要求。
十、实验结论:
通过这次实验,学习并掌握国际流行的EDA仿真软件Cadence的使用方法,完成了运算放大器集成电路版图的设计,并进行了DRC、ERC规则检查,其难点是版图的布局布线和设计规则的理解。
十一、总结及心得体会:
通过这次实验,学习并掌握国际流行的EDA仿真软件Cadence的使用方法,并进行电路版图的设计与验证。综合运用课程所学知识自主完成相应的模拟集成电路版图设计,掌握了基本的IC版图设计技巧。为今后从事科研、开发工作打下良好基础。
十二、对本实验过程及方法、手段的改进建议:
无
报告评分:
指导
您可能关注的文档
最近下载
- 高血压-脑出血-高血压脑出血外科救治.ppt VIP
- 2025年最新行政执法考试题库及答案.docx VIP
- 一种益生元促进表皮葡萄球菌CCSM0322生长的应用.pdf VIP
- 最新公布中国共产党人精神谱系第一批伟大精神介绍讲课课件.pptx VIP
- 广东省中山一中等六校2025届高三下学期联合考试化学试题含解析.doc VIP
- 《支气管哮喘》ppt课件.pptx VIP
- 电气工程施工方案范本(3篇).docx
- 广东省中山一中等六校2024届高三压轴卷化学试卷含解析.doc VIP
- “结构主义·转型为鉴”系列之日本篇:转型得与失.pdf VIP
- 综合布线系统双绞线工程检测原始记录表.doc VIP
原创力文档


文档评论(0)