哈工大2012年数电期末试题+答案精要.doc

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
哈工大2012年数电期末试题答案精要

本题得分 一、(12分)填空和选择(每空1分) (1)进制为一千的计数器至少应使用_________个触发器实现。 (2)集电极开路门使用时应注意在输出端接_______________。 (3)32选1数据选择器有____________个选择变量。 (4)函数式Y=,写出其对偶式Y =_______________________。 (5)相同供电电源的CMOS门电路与TTL门电路相比,_________________门的噪声容限更大;_________________门的静态功耗更低。 (6)模数转换时,要求能分辨ADC输入满量程0.1%的变化,则至少需要使用____________位的ADC。若信号频率为20kHz,则要求该ADC采样频率至少为____________kHz。 (7)由与非门构成的基本RS触发器,其约束条件是__________________________。 (8)下列器件的信号一定不能和其他输出信号接在一起的是______________。 (a)RAM的数据信号; (b)ROM的数据信号; (c)74LS138的输出信号。 (9)下列说法正确的是____________________。 (a)输入悬空时,TTL门电路的输入端相当于接低电平; (b)输入悬空时,CMOS门电路的输入端相当于接低电平; (c)输入悬空时,CMOS门电路的输入端相当于接高电平; (d)实际应用中,门电路的输入端应尽量避免悬空。 (10)用万用表测量一个标准TTL门电路的输出信号,发现其值为1.5V,可能的情况有(多选):______________________________________。 (a)输出端处于高阻态; (b)两输出信号短接; (c)输出为脉冲信号; (d)驱动门过载。 本题得分 二、(8分)简答题。 (1)画出函数F1和F2的卡诺图,并求出F1和的最简与或式。 F1(A,B,C,D)= F2(A,B,C,D)= (2)图2中门电路G1和G2为TTL门电路,并假设传输门导通电阻可忽略,分别填写C1和C2不同电平下电压表V1和V2电压值(TTL门电路输出高电平3.6V,输出低电平0.3V): C1为高电平,C2为低电平时,V1 = ___________V, V2 = _____________V; C1为低电平,C2为高电平时,V1 = ___________V, V2 = _____________V。 图2 本题得分 三、(8分) 设计一个故障显示电路。要求为: 当只有电机A发生故障时,故障指示灯F以4Hz的频率闪烁;当只有电机B发生故障时,故障指示灯F以2Hz的频率闪烁;当电机A、B同时发生故障时,故障指示灯F常亮;当电机A、B均无故障时,故障指示灯F灭。 已知时钟信号为8Hz;用变量A、B表示电机状态,“1”表示电机发生故障;用变量F表示指示灯状态,“1”表示灯亮。试求: (1)在图3中利用8Hz时钟和2个D触发器得到4Hz和2Hz的时钟信号; (2)继续在图3中将上述故障显示电路设计实现。 图3 本题得分 四、(8分)简答题 (1)要实现异步清零的12进制计数器,更正下列verilog程序的错误。 module Cnt0 ( clk, rst, Q ); input clk, rst; output [2:0] Q; reg [2:0] Q; always@( posedge clk) begin if ( !rst ) Q = 0; else Q = Q + 1b1; if ( Q = 12 ) Q = 0; end endmodule (2)根据下列程序画出完整的状态转换图(要求按照Q[2]、Q[1]、Q[0]的顺序表示输出状态) module Cnt1 (clk, rst, Q); input clk, rst; output [2:0] Q; reg [2:0] Q; always@( posedge clk ) if( !rst ) Q = 3b000; else begin Q[0] = ~Q[0]; Q[1] = Q[0]^Q[1]; Q[2] = Q[0]^Q[1]; end endmodule 本题得分 五、(8分) 由16进制同步加法计数器74LS161和存储器构成的电路如图5所示。 (1)将D0、D3用A3、A2、A1、A0的最小项表示(按A3A2A1A0的顺序确定最小项编号); (2)画出QD、QC、QB、QA完整的状

文档评论(0)

10577 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档