- 1、本文档共44页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于fpga的数字跑表本科学位论文
本 科 毕 业 论 文
基于FPGA的数字跑表设计
Digital stopwatch design based on FPGA
学院名称: 电子信息与电气工程
专业班级: (专升本)201级
201年5月
毕业设计(论文)原创性声明和使用授权说明
原创性声明
本人郑重承诺:所呈交的毕业设计(论文),是我个人在指导教师的指导下进行的研究工作及取得的成果。尽我所知,除文中特别加以标注和致谢的地方外,不包含其他人或组织已经发表或公布过的研究成果,也不包含我为获得安阳工学院及其它教育机构的学位或学历而使用过的材料。对本研究提供过帮助和做出过贡献的个人或集体,均已在文中作了明确的说明并表示了谢意。
作 者 签 名: 日 期:
指导教师签名: 日 期:
使用授权说明
本人完全了解安阳工学院关于收集、保存、使用毕业设计(论文)的规定,即:按照学校要求提交毕业设计(论文)的印刷本和电子版本;学校有权保存毕业设计(论文)的印刷本和电子版,并提供目录检索与阅览服务;学校可以采用影印、缩印、数字化或其它复制手段保存论文;在不以赢利为目的前提下,学校可以公布论文的部分或全部内容。
作者签名: 日 期: 本文借助Altera公司开发的EDA工具M+plus Ⅱ软件作为编译仿真用EP0K10LC84-4器件完成。;语言;M+plus Ⅱ;FPGA
Digital stopwatch design based on FPGA
ABSTRACT:Keywords: Stopwatch; VHDL language; MAX + plus Ⅱ; FPGA
引 言
本跑表无机械装置,是用电子设备来完成数字跑表的设计,它具有更长的使用寿命和更加精确的计时装置,因此才得到了广泛的应用。通过跑表的制作使我进一步的了解了各种中小规模集成电路的作用及特点,使我进一步的学习与掌握了各种组合逻辑电路与时序电路的原理和使用方法。 人生苦短,日月如梭。时间是人生中最珍贵的东西,但当事情不怎么重要的时候,这种遗忘倒不会出什么事。但一旦遇到了重要事情,一时的遗忘就会酿成大祸。例如:在医院中,病体发作时间频率值、手术的时间间隔、麻药的药效长短等高危手术中,计时就显得尤为重要;在科研中,火箭的发射、飞机的起飞、导弹的攻击、航母的运行、空间站的对接等高科技产品中,一秒钟的误差就会产生极其严重的后果;在竞赛中,即使是相差0.01s那也会有一个先后,分秒必争的理念就变得尤为的突出;在工程的测试中;在万物生长中等等观测结果的情况下,这种对时间的精确度要求就变的非常高了,这时对于数字跑表的研究就变得尤为突出的重要。所以,制作一个精确计时的跑表系统是多么明智的选择。
第一章 绪 论
1.1设计背景与意义
现在电子产品已经融入了我们身边的每个角落,它使我们的生活变的更加的美满和和谐,同时也使电子产品的性能进一步提高、功能进一步强大,其中带给我们最大的红利就是便捷。
现在的电子时钟也已经布满我们的生活里,如手机、电脑、手表、钟表以及各大中小地点的公共场所里都有时钟的出现。然而数字跑表的功能和用途有许多是电子钟无法用精确性和准确性来取代的,跑表有着这些独特的特点,也有着不可被取代的趋势。电子产品朝着高精度高准确度的方向发展,跑表依然如此。因此本设计不采用单片机、不采用机械设备、而采用基于FPGA来完成数字跑表的设计。
随着现场可编程门阵列的,电子系统向集成化、大规模和高速度等方向的趋势明显,2.1 MAX+plusⅡ软件
本软件主要由层次显示、信息处理器、输入编辑器、编译器、设计校验器和器件编程器构成了一个完整独立的EDA设计平台。
并能产生MAX+plusⅡ或第3方EDA工具的一系列文件和报告,如图2所示。
图2 MAX+plusⅡ编译器
定时分析器,分析模式时序逻辑电路性能分析模式。分析时序电路的性能,包括限制性能上有限制的延迟最小的时钟周期和最高的电路工作频率。
MAX+plusⅡ的设计流程主要由设计输入、设计编译、功能仿真时序仿真、器件编程等步骤完成。2.2 VHDL语言
经过多年的检测与使用,最终工程师们吧VHDL定为标准硬件描述语言。
VHDL的主要优点是:
有良好的可读性,容易被读者理解。
VHDL是通用硬件描述语言。
从事设计工作,不考虑线路布局问题,降低设计的复杂度接近于算法的推演,不必关如何用逻辑电路实现这种算法的过程
VHDL语言结构体的完整格式如下:ARCHITECTURE 结构体OF实体名IS
[定义语句]
BEGIN[并行语句1;]
[并行语句2
您可能关注的文档
- 基于89c51的自动断电保护系统单片机课程本科学位论文.doc
- 基于51单片机压力检测系统设计本科学位论文.doc
- 基于2440处理器嵌入式环境搭建本科学位论文.doc
- 基于12864液晶显示单片机音乐播放器的本科学位论文.doc
- 基于89s52的数字称设计单片机课程本科学位论文.doc
- 基于android的航空订票系统设计与实现本科学位论文.doc
- 基于ajax的信息发布与反馈系统的本科学位论文.doc
- 基于android的手机团购应用的设计与实现本科学位论文.doc
- 基于android的手机通讯x录系统设计课程本科学位论文.doc
- 基于android的手机通讯x录的设计与实现本科学位论文.doc
- 小学科学:ESP8266智能插座电路原理与动手实践研究教学研究课题报告.docx
- 《金融开放浪潮下我国多层次监管体系构建与创新研究》教学研究课题报告.docx
- 区域教育质量监测中人工智能应用的数据质量分析与优化策略教学研究课题报告.docx
- 《金融科技监管中的数据治理与合规性要求》教学研究课题报告.docx
- 《3D打印技术在航空航天领域中的多材料制造与复合材料应用》教学研究课题报告.docx
- 《绿色金融发展中的政府职能与市场机制研究》教学研究课题报告.docx
- 《植物工厂多层立体栽培光环境调控技术对植物生长发育节律的调控机制探讨》教学研究课题报告.docx
- 销售团队年度业绩总结.docx
- 银行风险管理与金融危机防范.docx
- 银行网络攻击预警与快速响应机制.docx
最近下载
- 云南西部沿边高校边境缅甸语人才培养的校政企合作模式探索.docx VIP
- 《固定式钢梯及平台安全要求 第2部分:钢斜梯》GB 4053.2-2009.docx VIP
- 幼小科学衔接视角下家校社协同共育现状及对策研究.pdf VIP
- 2025中国中信金融资产管理股份有限公司甘肃分公司招聘笔试备考题库及答案解析.docx VIP
- 旅游警务服务规范.pdf
- 2025凉山州继续教育公需科目满分答案-深入学xi关于发展新生产力的重要论述.docx VIP
- 第三章 教育目的.ppt VIP
- 乳腺癌脑转移瘤护理查房.pptx VIP
- 眼科专科护理操作风险防范.pptx VIP
- 真菌镜检报告.pptx VIP
文档评论(0)