实验3 指令调度及延迟分支.docVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验3 指令调度和延迟分支 3.1 实验目的 加深对指令调度技术的理解。 加深对延迟分支技术的理解。 熟练掌握用指令调度技术解决指令流水线中的数据冲突的方法。 进一步理解指令调度技术对CPU性能的改进。 进一步理解延迟分支技术对CPU性能的改进。 3.2 实验平台 指令级和流水线操作级模拟器MIPSsim。 3.3 实验内容和步骤 (1)启动MIPSsim。 (2)进一步理解流水段的构成和各个流水寄存器的功能。 (3)选择“配置”下的“流水方式”,让模拟器工作于流水方式下。 (4)采用指令调度技术解决流水线中的数据冲突。步骤如下: 载入程序schedule.s。 关闭定向功能。 执行载入的程序。观察时钟周期图,找出程序执行中各种冲突发生的次数,发生冲突的指令组合以及程序执行的总时钟周期数。 时钟周期图如下: 由以上知:RAW数据冲突发生了16次,其中load停顿6次,自陷停顿1次。 发生冲突的指令组合: ADDIU $r1,$r0,A LW $r2,0($r1)与上条写后读冲突; ADD $r4,$r0,$r2 SW $r4,0($r1)与上条指令写后读冲突; LW $r6,4($r1) ADD $r8,$r6,$r1与上条指令写后读冲突; MUL $r12,$r10,$r1 ADD $r16,$r12,$r1与上条指令写后读冲突; ADD $r18,$r16,$r1 与上条指令组件冲突 SW $r18,16($r1) 与上条指令写后读冲突;; LW $r20,8($r1) MUL $r22,$r20,$r14与上条指令写后读冲突; 程序执行的总时钟周期数为33。 采用指令调度技术对程序进行指令调度,消除冲突。将调度后的指令存到after-schedule.s中。 答:after-schedule.s指令代码如下: .text main: ADDIU $r1,$r0,A MUL $r22,$r20,$r14 LW $r2,0($r1) MUL $r24,$r26,$r14 ADD $r4,$r0,$r2 LW $r6,4($r1) SW $r4,0($r1) ADD $r8,$r6,$r1 MUL $r12,$r10,$r1 ADD $r18,$r16,$r1 ADD $r16,$r12,$r1 SW $r18,16($r1) LW $r20,8($r1) TEQ $r0,$r0 .data A: .word 4,6,8 载入after-schedule.s。 执行程序,观察程序在流水线中的执行情况,记录程序执行的总时钟周期数。 则程序执行的总时钟周期数为21。 根据记录结果,比较调度前和调度后的性能。论述指令调度对提高CPU性能的作用。 时钟周期图: 调度前的执行周期为33,调度后的执行周期数为21。指令调度让指令顺序重新组织顺序可以消除部分的数据冲突,指令调度影响CPU性能,通过使用指令调度提高了CPU的使用率,大大减少了指令冲突的次数,提高了CPU性能。 (5)采用延迟分支减少分支指令对性能的影响。步骤如下: 启动MIPSsim。 载入branch.s。 关闭延迟分支功能。通过“配置”下取消“延迟槽”选项。 执行该程序,观察并记录发生分支延迟的时刻。 答:分支延迟的时刻为第13个周期。 记录该程序执行的总时钟周期数。 程序执行的总时钟周期数为38。 假设延迟槽为一个,对程序进行指令调度,然后保存到delay-branch.s中。 delay-branch.s的指令代码: .text main: ADDI $r2,$r0,1024 ADD $r3,$r0,$r0 ADDI $r4,$r0,8 loop: LW $r1,0($r2) ADDI $r1,$r1,1 ADDI $r3,$r3,4 SUB $r5,$r4,$r3 SW $r1,0($r2) BGTZ $r5,loop ADD $r7,$r0,$r6 TEQ $r0,$r0 载入delay-branch.s。 打开延迟分支功能。 执行该程序,观察时钟周期图。 时钟周期图: 记录执行该程序的总的时钟周期数。 程序的总的时钟周期数为31。 对比上述两种情况下的时钟周期图。 根据记录,比较没有采用延迟分支和采用了延迟分支的性能之间的不同。论述延迟分支对CPU性能的作用。 答:比较两种情况的时钟周期总数,可知:在使用延迟槽后,指令在运行到跳转指令时,不会出现延迟等待,则能够提高CPU的性能。 3.4 实验结论和实验心得 实验结论: 从前调度,在任何情况下,被

文档评论(0)

xiaofei2001128 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档