PSPICE电路仿真分析实.ppt

  1. 1、本文档共63页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PSPICE电路仿真分析实

RC正弦波振荡电路如图所示,其中R4=R5=R=5.1KΩ,C=0.033μF,运放A采用741,工作电源为±12V,D1、D2采用1N4148,R1=15KΩ,R2=10KΩ,RP为100KΩ可调电阻,试运用Pspice程序画出包括起振过程的输出电压波形,求出振荡频率f0。 图 RC正弦波振荡电路 实验7 正弦波振荡 实验8 调制与解调电路 如图所示为双差分对平衡调制原理电路,所有晶体管采用2N2222,令I0=5mA,RC=1KΩ,电源电压取±10V。若调制信号为频率F=10KHZ,幅度VΩm=10mV的正弦波,载波信号频率为fC=1MHZ,幅度Vcm=10mV。 (1)试观察输出电压υ0=(iⅠ―iⅡ)RL的波形。(2)若将载波信号幅度提高为400mV,则υ0波形如何。 (3)如何通过改变V1或V2的大小获得AM 波?并对波形作付里叶分析? 输入网单文件如下: AMP MODULATION V1 1 11 SIN( 0 10M 1MEG) V2 2 3 SIN( 0 10M 10K) VX1 0 3 1 VX2 1 0 1 Q1 4 1 5 Q2N2222 Q2 6 11 5 Q2N2222 Q3 4 11 9 Q2N2222 Q4 6 1 9 Q2N2222 RC1 8 4 1K RC2 8 6 1K Q5 5 2 7 Q2N2222 Q6 9 3 7 Q2N2222 I0 7 10 5M VCC 8 0 10 VEE 0 10 10 .LIB BIPOLAR.LIB .OP .TRAN 1E-10 2E-4 .PROBE .END 实验9 CMOS运算放大器设计仿真 性能指标设计要求 性能 单位 数值 小信号低频电压增益 (DC Gain) V/V 3000 单位增益带宽 (Unit-Gain Bandwidth) MHz 100 相位裕度 (Phase Margin) 度 70 转换速率 (Slew Rate) V/μS 100 性能指标设计要求(续) 建立时间 1% (Settling Time) ns 80 共模抑制比 (Common Mode Rejection Range) dB 80 电源电压 (Power Supply) V 5 输入共模范围 (Input Common Mode Range) V 1.5~3.5 电压输出范围 (Output Range) V 0.3~4.7 负载电容 (Load Capacitance) pF 2 功耗 (Power Consumption) mW 15 电源电压抑制比 (Power Supply Rejection Range) dB 80 电路组成与结构参数 Part1为运算放大器的电流镜偏置电路;Part2为运算放大器的第一级放大器;Part3为运算放大器的第二级放大器。 第一级放大器为标准基本差分运算放大器,第二级放大器为PMOS管作为负载的NMOS共源放大器。 在第一级放大器和第二级放大器之间采用补偿网络来消除第二个极点对低频放大倍数、单位增益带宽和相位裕度的影响,提高运算放大器的工作稳定性. 器件宽长比 手算估算值 仿真确定值 (W/L)1和(W/L)2 328.96 200 (W/L)3和(W/L)4 37.04 66.7 (W/L)5 185.9 133.3 (W/L)6 185.9 200 (W/L)7 74.07 204.5 (W/L)7~(W/L)12 18.52 20 (W/L)13 74.08 80 (W/L)14 23 16.7 运放性能指标解释 (1)小信号低频电压增益:运放在小信号低 频输入信号状态下的电压放大倍数。 (2)单位增益带宽:运放在开环状态下,当放大倍数为0dB时的频率范围。 (3)相位裕度:运放在开环状态下,当放大倍数为0dB时所对应的相位和180度的差值。 (4)转换速率:运放在开环状态,输入信号为大信号激励条件下,运放由非线性进入线性所需要的时间。 (5)建立时间 (1%):运放在开环状态下,输入信号为大信号激励,运放由进入线性的开始点到输出稳定到稳定值的(1%)范围内所

文档评论(0)

linsspace + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档