36 ddr3布线.docVIP

  1. 1、本文档共47页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
36 ddr3布线

本 科 生 毕 业 论 文(设计) 题目 基于DSP的视频采集系统 姓名与学号 韩义 3070011128 指导教师 唐慧明 年级与专业 07级 信息与通信工程 所在学院信息与电子工程学系 摘要关键:processing of audio and video signal. The schematics of the whole system are discussed in this paper. Additionally, the PCB layout of main board and the PCB of port board are included in this paper based on the knowledge of High-Speed Board Design. Keywords: DSP, TMS320C6A8168, Video Processing, High Speed Board Design 目录 第一章 引言 1 1.1背景 1 1.2已往的研究 1 1.3最新的研究成果 5 1.4本文的主要内容 7 第二章 电原理图设计 8 2.1需求分析 8 2.2系统架构概要 9 2.3以太网口 12 2.4HDMI接口 12 2.5SATA接口 13 2.6USB2.0接口 13 2.7SD/MMC接口 14 2.8MCASP接口 15 2.9模拟视频输入口 15 2.10SPI ROM 16 2.11模拟视频输出口 17 2.12RS232/RS485 17 2.13DDR3接口 18 2.14电源系统 19 第三章 高速布线 23 3.1 高速布线的背景 23 3.2 信号完整性的定义 23 3.3 传输线效应 24 3.4 电源分配 26 3.5 地线分布 27 3.6 DDR3布线 30 3.7 HDMI布线 33 3.8 SATA布线 34 3.9 系统PCB布局布线图 34 第四章 总结 38 参考文献 39 致谢 42 第一章 引言 11背景【1】。在2000年,市场交易额到达60亿美元【2】。随着DSP价格的下降,DSP稳步进入电子消费品市场,进一步刺激了人们对于更加快速,更加经济,更加节能的DSP芯片的需求。 今天,基于视频信号的应用无处不在。所有的生活区、体育场馆、交通路口、银行、公司、工厂、矿场和其他的工作场所都需要视频监控来保证日常工作能够顺利安全的进行。与此同时,随着因特网带宽不断增加,电子设备的计算能力不断增强,因特网上高清视频服务成为可能。基于因特网,视频会议、视频监控以及视频广播的发展方兴未艾【5】。为了使这些应用成为现实,编码器尤其是针对高清视频信号的编码器不可或缺。另外,为了使视频信号在不同标准的电视机或显示器上显示,必须输出相应格式的视频信号。直接采集来自CMOS或CCD图像传感器模拟视频格式(NTSC,PAL)和各种计算机显示(VGA,SVGA,XGA)格式的信号。原有的专用集成电路(ASIC)解决方案由于转化任务不能兼容而渐渐被可编程的DSP系统所取代【6】。基于DSP的视频采集系统成为满足以上需求的主要解决方案。 1.2已往的研究 1.2.1 DSP发展及基于DSP的视频采集系统 首先我们来介绍下DSP的架构。从DSP诞生的那一天到现在,我们都必须承认基于DSP实现算法的要求决定着DSP各方面的特性【3】。例如DSP要实现的最为经典的一项计算功能:FIR滤波,就要求DSP能快速完成乘法运算。为了达到这项目的,DSP通常采用改进的“哈佛”结构和累计乘法单元(Multiply Accumulate Unit)。在一次乘法运算过程中,DSP需要获得乘法指令和2个数据,为加速整个乘法过程,高效的内存访问成为了自然需求。由于DSP通常处理的计算任务往往都是通过循环迭代完成的,DSP架构中还采用了零开销循环(zero-overhead looping)技术。为了使I/O口开销更小,速度更高,动态内存存取(DMA)得到

文档评论(0)

wangyueyue + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档