- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
3章逻辑门电路易懂
(8) 抗干扰能力强。 (9) 温度稳定性好。 (10) 抗辐射能力强。 (11) 电路结构简单(CMOS与非门只有四个管子构成,而TTL与非门共有五个管子和五个电阻),工艺容易(做一个MOS管要比做一个电阻更容易,而且占芯片面积小),故成本低。 (12) 输入高、低电平UIH和UIL均受电源电压UDD的限制。 (13) 拉电流IOL5 mA,要比TTL门的IOL(可达20mA)小得多。 3.4 集成逻辑门使用中的实际问题 1. 多余输入端的处理 (1) TTL门。TTL门的输入端悬空,相当于输入高电平。 但是,为防止引入干扰,通常不允许其输入端悬空。 对于与门和与非门的多余输入端,可以使其输入高电平。具体措施是将其通过电阻R(约几千欧)接+UCC,或者通过大于2 kΩ的电阻接地。在前级门的扇出系数有富余的情况下,也可以和有用输入端并联连接。 CMOS各系列的传输延迟时间、 功耗及电源电压 对于或门及或非门的多余输入端,可以使其输入低电平。具体措施是通过小于500 Ω的电阻接地或直接接地。在前级门的扇出系数有富余时, 也可以和有用输入端并联连接。 对于与或非门,若某个与门多余,则其输入端应全部输入低电平(接地或通过小于500Ω的电阻接地),或者与另外同一个门的有用端并联连接(但不可超出前级门的扇出能力)。 若与门的部分输入端多余, 处理方法和单个与门方法一样。 (2) MOS门。 MOS门的输入端是MOS管的绝缘栅极, 它与其它电极间的绝缘层很容易被击穿。虽然内部设置有保护电路,但它只能防止稳态过压,对瞬变过压保护效果差,因此MOS门的多余端不允许悬空。 由于MOS门的输入端是绝缘栅极,所以通过一个电阻R将其接地时,不论R多大,该端都相当于输入低电平。除此以外,MOS门的多余输入端处理方法与TTL门相同。 3. 接口电路 接口电路的作用是通过逻辑电平的转换,把不同逻辑值的电路(如TTL和MOS门电路)连接起来;或者用来驱动集成电路本身驱动不了的大电流及大功率负载;也可用来切断干扰源通道,增强抗干扰能力。 接口电路有系统接口(如PIO、 SIO、 CTC等)和器件之间的接口。下面只介绍几种用于器件之间的简单接口。 (1) TTL→CMOS门的接口。凡是和TTL门兼容的CMOS门(如74HCT××和74ACT××系列CMOS门)可以和TTL的输出端连接,不必外加元器件。 当CMOS门的逻辑电平与TTL不同,但两者的电源电压相近时,可以在TTL门的输出端和UDD之间接入上拉电阻R1, 以提高TTL门的输出高电平。如图2 - 32(a)所示,这样当TTL与非门有一个输入端接低电平时,则如图2-13(a)中TTL的两个输出管V4和V5均截止, 流过R1的电流很小,使其输出高电平接近UDD,满足CMOS门的要求。R1的取值方法和OC门的上拉电阻的取值方法相同(约在几百欧到几千欧之间)。 当UDDUCC时,上述方法不再适用。否则,会使V5截止(TTL输出UOH)时,所承受反压(约为UDD)超过其耐压极限而损坏。解决的方法之一是在TTL门和CMOS门之间插入一级OC门,图2 - 32(b)所示(OC门的输出管均采用高反压管, 其耐压可高达30 V以上)。另一种方法是采用专用于TTL门和CMOS门之间的电平移动器,如CC40109。它实际上是一个带电平偏移电路的CMOS门电路。它有两个供电端钮UCC和UDD。若把UCC端接TTL的电源,把UDD端接CMOS的电源, 则它能接收TTL的输出电平,而向后级CMOS门输出合适的UIH和UIL。应用电路如图2 - 32(c)所示。 图 2 – 32 TTL→CMOS的接口 (2) CMOS门的UOH≈UDD,UOL≈0 V,满足TTL门对UIH和UIL的逻辑要求。但是当UDD太高时,有可能使TTL损坏。 另外,虽然CMOS门的拉电流IOH近似等于灌电流IOL,但是因为TTL门的IISIIH,所以,当用CMOS门驱动TTL门时, 将无法保证CMOS门输出符合规定的低电平。(因为CMOS门输出UOL时,TTL门的IIS将灌入CMOS门输出端,使UOL升高。)因此接口电路既要把输出高电平降低到TTL门所允许的范围内,又要对TTL门有足够大的驱动电流。具体实现方法如下: 方法一:采用专用的CMOS→TTL电平转换器,如CC4049(
原创力文档


文档评论(0)