DDR总线仿真技术.docVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DDR总线仿真技术

Cadence Allegro Bus Simulation总线仿真 ——源同步分析 孙海峰 随着电子设计的快速进步,总线速度的提高在PCB上的实现越来越难,这样就催生了新的不受时钟制约的时序系统,即源同步时序系统。源同步时序系统最大的优点,就是大大提升了总线的速度,在理论上信号的传送可以不受传输延迟的影响。源同步系统的基本结构如下图所示: 图1:源同步结构示意图 图1是一个基本的源同步时钟系统的结构示意图。可以看到,驱动芯片在发送数据信号的同时也产生了选通信号(Strobe),而接收端的触发器由该选通信号脉冲控制数据的读取,因此,这个选通信号也可以称为源同步时钟信号。 源同步时钟系统中,数据和源同步时钟信号是同步传输的,保证这两个信号的飞行时间完全一致,这样只要在发送端的时序是正确的,那么在接收端也能得到完全正确的时序。整个系统在时序上的稳定性完全体现在数据和选通信号的匹配程度上,包括传输延迟的匹配,器件性能的匹配等等,只要两者完全匹配,那么我们就可以保证系统时序的绝对正确,。 然而,在实际的PCB设计中,我们往往不可能观察到总线与选通信号的匹配程度,我们就需要借助新的设计仿真软件,来实现这个功能,就此Cadence顺应电子设计的大潮流,推出了DDR总线仿真工具Bus Simulation用以进行源同步分析仿真。那么Cadence软件是如何来实现PCB的源同步时序分析的呢,接下来,我将详细阐述这个过程。 1、进入Cadence Allegro SI仿真界面,如下图所示: 2、点击OK进入SI仿真界面,并完成SI仿真基本流程,包括:模型库添加、模型赋予、DC网络值定义等等。 图2:模型库添加与管理 图3:模型赋予 图4:DC直流网络定义 3、完成上述SI仿真基本步骤后,就可以开始进行SI分析,包括:反射、串扰、EMI、通道分析等等,这里就不再赘述。 这里主要介绍的是新的PCB源同步时序分析工具Bus Simulation,该总线仿真针对DDR的总线进行源同步时序分析。在源同步分析之前,我们先要对DDR总线进行相关仿真设置。 在SI仿真界面中,执行Analyze-SI/EMI Sim-Bus Setup命令,在弹出的Signal Bus Setup窗口进行DDR总线仿真基本设置。 图5:调用Bus Setup 下图6即为调出的DDR总线信号的设置窗口,上方Select Bus to Setup区域为DDR总线基本设置,包括:Bus Name仿真总线名称、Bus Direction总线数据方向、Controller Ref des总线控制器件、Switch On数据采样沿等(与DDR1、DDR2、DDR3采样沿一致)。此外,点击Create Simulation Bus即可创建仿真总线。 图6:总线信号设置——DDR总线驱动与接收能力选择 完成上方Select Bus to Setup区域的总线选择基本设置后,接下来我们需要设置具体仿真相关参数,分别包括:为总线赋予驱动与接收能力的Assign Bus Buffer Models选项卡,为DDR总线确定选通信号或时钟信号的Select Clocks or Strobes选项卡,以及为选通信号或时钟信号确定所需仿真的总线网络的Assign Bus Xnets to Clocks or strobes选项卡,其设置方式简单明晰,如图6-8所示。 图7:DDR总线信号设置——选通信号(Strobe)或时钟(Clock)的选择 图8:DDR总线信号设置——为选通信号或时钟加载需要仿真的总线网络 最后,点击OK完成DDR总线的仿真设置,下面就是源同步仿真了。 4、完成Bus Setup设置后,就可以进行Bus Simulation源同步仿真了。 执行Analyze-SI/EMI Sim-Bus Simulate命令,在弹出的Analysis Bus Simulation仿真窗口中设置激励源、选择仿真类型等即可实现DDR总线仿真。 图9:调用总线仿真 执行该命令后弹出如下图10所示的总线仿真对话框: 图10:总线仿真窗口 其中相关参数设置如下:Case Selection表示case选择,即可以进行单板仿真及多板的拼板仿真;Bus to Simulate表示仿真总线,由前面的Bus Setup步骤确定,还可以点击后面的Bus Setup来编辑总线;Assign Bus Stimulus用于设置总线仿真的激励源;Fast/Typical/Slow Mode用以选择仿真模式,此由器件模型参数决定不同模式参数,该选择与普通SI分析意义一致;Receiver Selection用以选择接收端;Simulation Type用以确定仿真类型,有反射分析和综合分析

文档评论(0)

jgx3536 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6111134150000003

1亿VIP精品文档

相关文档