- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PCI总线信号-哈尔滨工业大学
? National Instruments Corporation * PXI Modular Instrumentation ? National Instruments Corporation * PXI Modular Instrumentation ? National Instruments Corporation * PXI Modular Instrumentation ? National Instruments Corporation * PXI Modular Instrumentation ? National Instruments Corporation * PXI Modular Instrumentation ? National Instruments Corporation * PXI Modular Instrumentation 首先是确保系统中每个模块有一条专用信号线。对大型系统来说,这就不需要在单条触发线上组合多个模块功能,也消除了可提供使用的触发次数的人为限制。其次是单个触发点提供的低时滞连接。PXI背板规定了独特的布局要求,使得星形触发线为星形触发插槽至每个模块提供匹配的传输时间,在每个模块间保持十分精确的触发关系。 ? National Instruments Corporation * PXI Modular Instrumentation 电气上,PXI增加了触发总线(8条)、星型触发(13条,各槽专用)、10MHz的参考时钟(等距分布)和本地总线(宽度为13条)。星型总线触发控制在功能上与主系统控制器是分开的,以便用户使用CompactPCI 控制器,如果用户需要使用星型触发就需要支付另外的成本。 系统参考时钟:选用高精度的10MHz失重,通过等距的线连接到每个PXI的外设槽上。多个卡可以在同步事件中使用这个公用的时间。 触发总线:8位的触发总线在一个总线段内将各个PXI的槽连接起来,这样各个卡可以通过硬件互相影响、控制事件。 星型触发:规定了专用的星型触发槽,在一个底板上为最多13个槽提供了独立的触发线。当星型触发控制器插入这个槽的时候,控制器可以以很小 的延时(1ns)对外设槽进行控制、监视或者发送触发信号。 本地总线:向左右两边的13位总线,专门用于和相邻的模块进行通讯。使用本地总线可以在两个模块间来回传递模拟/数字信号。 7.2.5 PXI总线电气结构及接口信号 6、可选信号 INTA#(Interrupt A)、 INTB#、 INTC#、 INTD#:中断在PCI总线中是可选项,不一定必须具有。并且中断信号属电平敏感性,低电平有效。同时,此类信号的建立和撤销与时钟不同步。 LOCK#:锁定信号。当该信号有效时,表示驱动它的设备所进行的操作可能需要多个传送才能完成。也就是说,对此设备的操作是排它性的。而此时,未被锁定的设备,对它的非互斥访问仍然可以进行。 64位总线:AD[63::32] 、C/BE[7::4]# 7.2.5 PXI总线电气结构及接口信号 7、其它信号 PRSNT1# 和 PRSNT2# (只针对PCI插卡) 表明槽位上有实际的板卡,提供板卡对电源的要求 PRSNT2# PRSNT1# 意义 GND GND 最大功率 7.5W GND 开路 最大功率 15W 开路 GND 最大功率 25W 开路 开路 没有板卡 7.2.5 PXI总线电气结构及接口信号 (二) PXI增加的信号 1、系统参考时钟 不是PCI总线同步时钟(33MHz或66 MHz) PXI总线10MHz TTL系统时钟(PXI-CLK10)连接至系统中全部外围模块。这个公用参考时钟可用于测量或者控制系统多个模块的同步。 VXI 的10MHz是ECL电平 7.2.5 PXI总线电气结构及接口信号 2、PXI局部总线 PXI局部总线是一种菊花链式总线,每个外围插槽与它相邻槽是自左向右连接的。因此,某个外围插槽的右局部总线连接至相邻插槽的左局部总线,依此类推。每条局部总线为13线宽,可用来传送模块间的模拟信号或提供不影响PXI带宽的高速边带数字通信。 PXI背板最左边外围插槽的局部总线信号线用于星形触发。 7.2.5 PXI总线电气结构及接口信号 3、触发总线 8条PXI总线化触发总线是高度灵活的,能以多种方式来使用。例如,触发信号用来同步几个不同PXI总线外围模块的操作。在其它应用中,一个模块能精确地控制系统中其
原创力文档


文档评论(0)