- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
这场篮球赛有一个24秒的计时器
目录
第一章:设计任务及要求、目标…………………………………………………………….2
第二章:设计原理、电路设计及仿真……………………………………………………...2
2.1 设计原理及方案………………………………………………………………………..2
2.2 单元模块设计及仿真………………………………………………………………….3
2.2.1 秒信号源设计与仿真……………………………………………………………3
2.2.2 74LS192设计与仿真……………………………………………………………4
第三章:电路的仿真、安装与调试 …………………………………………………………..6
第四章:问题及分析、解决及总结…………………………………………………………….7
附录一:………………………………………………………………………………………………9
附录二: ……………………………………………………………………………………………10
篮球竞赛24秒倒计时器
第一章:设计任务及要求、目标
1.1,设计任务及要求
具有准确的24 s倒计时显示功能,计时器为24 s递减计数;
设置外部操作开关,启动和暂停/连续功能,
计时器为24 s递减计时器,计时时间间隔为1s;
计时器递减计时至0时,能发出光电警报信号。
1.2,设计任务及目标
根据给出的电路原理图分析各单元电路的功能;
熟悉电路中所用到的各集成模块的管脚及其功能;
进行电路的安装、测试,知道电路能达到设计目标;
写出完整、详细的课程设计报告。
第二章:设计原理、电路设计及仿真:
2.1,篮球竞赛24 s计时器原理框图如图1所示。
报警
报警
译码显示秒信号源24秒计数时序控制外部控制
译码显示
秒信号源
24秒计数
时序控制
外部控制
图(1)
图(2)
根据原理图,进行仿真实验,图(2)是我们仿真时的连线图
(1); 计数译码显示部分:计数器构成8421BCD码24进制递减计数器,用74LS48配共阴极LED数码管组成译码器显示部分。
(2); 秒信号源产生电路:用555定时器和分频电路组成十分频产生秒信号。
(3);时序控制部分:工作时,启动开关闭合控制电路封锁时钟脉冲(CP),与此同时,产生预置信号,使数码管显示24字样。启动开关断开,开始递减计数。当开关2断开时,此时暂停计数;并处于保持状态;当开关2闭合时,计数器继续递减计数。当计数到零时,LED警报灯亮,停止计数。
2.2 单元模块的设计及仿真
在本次课程设计中,我主要负责了秒信号源和24 s计数的仿真和设计及其分析等。下面是我对这2个单元模块的简要设计和仿真原理和方法及其数据。
2.2.1 秒信号源的设计与仿真
为产生秒信号,所以我们选择了555定时器构成多谐振荡电路,通过计算可以确定参数的取值:,,因此,产生的脉冲周期为:,再通过74LS161计数器用异步清零法组成十分频,使得74LS161计数器产生的脉冲周期为1s。如图3所示。
图(3)秒信号源原理图
2.2.2 8421BCD码递减计数器的仿真和设计
74LS192是同步的8421BCD码加/减计数器,具有直接清零、置数、加锁计数的功能。因为本次试验时递减计数,所以选择74LS192减计数器。74LS192是双时钟方式的十进制可逆计数器。图(4)是74LS192的引脚图。表(1)为其功能表。
图(4)
表(1)74LS192功能表
其中,CPu为加计数时钟的输入端;CPd为减计数时钟输入端。
LD为预置时钟输入端,低电平有效,异步预置。
CR为复位输入端,高电平有效,异步清零。
CO为进位输出;BO为借位输出。
下图(5)是设计的74LS192计数器原理图:
图(5)
第三章:电路仿真、安装与调试
此次电路采用Multisim11软件进行仿真实验。仿真只是给我们提供一个环境去验证一下自己设计的电路是如何运行的。
对于秒信号源和74LS192计数器这两个单元模块,在仿真时得到了验证。通过上面的计算周期应为1s,仿真时周期也约为1s。如下图(6)所示。
74LS192递减计数器应完成9~0的递减计数,有图(7)可得到验证;
图(7)74LS192递减计数器仿真
在安装电路时要注意线的分布,既要美观又要准确。有时虽元器件完好,但往往由于线的问题导致电路工作失常。像断线、接触不良等。所以在面包板上连接电路时,需要以单元模块为单位,一个一个调试每个器件是否可以正常运行工作,最后进行整个电路的调试。
第四章:实验问题及分析、解决及总结。
4.1实验问题及分析,解决;
此次课程设计的主要问题集中在面包板上,仿真实验也有问题,但通过大家的套路那就能找出问题的所在并加以改正。譬如,在面
原创力文档


文档评论(0)