- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
流水线阵列乘法器的功耗分析和优化
第 34 卷第 1 期 微 电 子 学 V o l34, № 1
2004年 2 月 M icroelect ron ics F eb 2004
文章编号:(2004) 0 1003404
流水线阵列乘法器的功耗分析和优化
张 盛, 戴宏宇, 周润德
(清华大学 微电子学研究所, 北京 100084)
摘 要: 针对流水线结构阵列乘法器, 分别采用寄存器翻转统计和门级翻转率统计的方法进行了
功耗分析, 创新地提出了一种通过增加判断逻辑进行数据预分流以实现功耗优化的方法。实验结果
证明, 这种优化方法能够带来明显的功耗节省。类似方法也可普遍用于逻辑行为对称但实现结构不
对称的数据通路单元的低功耗设计实现中。
关键词: 流水线阵列; 乘法器; 数据预分流; 低功耗电路; 数据通路; 功率优化
中图分类号: 432; 47 文献标识码:
TN TN A
Power Ana ly sis and Optim iza tion of a P ipel ined A rray M ul tipl ier
, ,
ZHAN G Sh eng DA I H ong yu ZHOU R un de
(I ns titu te of M icroelectron ics, T s ing hua U n ivers ity , B eij ing , 100084, P R Ch ina)
:
Abstract A m ethod of p re d istr ibu t ing th e ca lcu lated data by som e add it ion a l judge logics is p resen ted to op t im ize
th e pow er con sum p t ion of a p ip elin ed array m u lt ip lier R esu lt s from th e exp er im en t are com p ared by gate level
sim u lat ion an d register anno tated m ethod s It h a s been show n th at th is sim p le m ethod of op t im izat ion is effect ive in
,
decrea sing th e pow er con sum p t ion of th e circu it So it can be w idely u sed in th e im p lem en tat ion of low pow er design of
文档评论(0)