logo

您所在位置网站首页 > 海量文档  > 办公文档 > 产品手册

EP1C6Q324C7中文资料(Altera)中文数据手册「EasyDatasheet - 矽搜」.pdf 5页

本文档一共被下载: ,您可全文免费在线阅读后下载本文档。

  • 支付并下载
  • 收藏该文档
  • 百度一下本文档
  • 修改文档简介
全屏预览

下载提示

1.本站不保证该用户上传的文档完整性,不预览、不比对内容而直接下载产生的反悔问题本站不予受理。
2.该文档所得收入(下载+内容+预览三)归上传者、原创者。
3.登录后可充值,立即自动返金币,充值渠道很便利
芯片中文手册,看全文,戳easyds.cn ® FPGA系列系列 2003年年3月版月版. 1.1 数据表数据表 简介简介 旋风 现场可编程门阵列系列基于一个1.5-V 0.13微米,全铜SRAM工艺,密度高达20060逻辑 单元(LE)和高达288千位RAM.有这样相位特性 锁相环(PLL)用于计时和一个专用双倍数据速率(DDR) 界面以满足DDR SDRAM和快速周期RAM (FCRAM )内存 初稿初稿 要求,Cyclone器件是用于数据路径具有成本效益解决方案 信息信息 应用程序. Cyclone器件支持多种I / O标准,包括 LVDS数据速率高达每秒311兆位(Mbps )和66-MHz32位外设组件互连 (PCI ),用于接口和支持ASSP和ASIC器件. Altera还提供新低成本串行 配置设备配置Cyclone器件. 特征特征... ■ 2,910 20060个LE,见 表格1 ■ 高达294,912 RAM位(36,864字节) ■ 通过低成本串行配置设备支持配置 ■ 支持LVTTL,LVCMOS,SSTL-2和SSTL-3 I / O标准 ■ 支持66 MHz32位PCI标准 ■ 低速(311 Mbps )LVDS I / O支持 ■ 每台设备最多两个PLL提供时钟倍频和相 移 ■ 最多八个全局时钟线,6个时钟资源可用每 逻辑阵列模块(LAB)行 ■ 支持外部存储器,包括DDR SDRAM (133 MHz), FCRAM,并且单数据速率(SDR)SDRAM ■ 支持多种知识产权(IP)内核,包括 Altera公司MegaCore 功能和Altera宏功能合作伙伴 计划(AMPP )宏功能 表表1. Cyclone器件特性器件特性 特点特点 EP1C3

发表评论

请自觉遵守互联网相关的政策法规,严禁发布色情、暴力、反动的言论。
用户名: 验证码: 点击我更换图片

“原创力文档”前称为“文档投稿赚钱网”,本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有【成交的100%(原创)】。原创力文档是网络服务平台方,若您的权利被侵害,侵权客服QQ:3005833200 电话:19940600175 欢迎举报,上传者QQ群:784321556