基于csoc的hdlc设计实现 realization of hdlc based on csoc.pdfVIP

基于csoc的hdlc设计实现 realization of hdlc based on csoc.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于csoc的hdlc设计实现 realization of hdlc based on csoc

第32卷第6期 电手工蠢矗 V01.32No.6 2006年6月 ELECTRONICENGINEER Jun.2006 基于CSoC的HDLC设计实现 贾华忠,陈晓曙 (东南大学移动通信国家重点实验室,江苏塔南京市210096) 摘 要:给出了一种以8032微处理器为核、配备了FPGA(现场可编程门阵歹i】)的双核芯片E5 系统逻辑)实现HDLC的帧结构和相关控制模块,并利用片内总线和片内集成的DMA(直接存储器存 取)通道实现CSL和MCU(单片机)的数据交换,从而完成整个HDLC功能。该方法相对于专用芯片 或FPGA实现表现出突出的灵活性、高效性,且集成度高、功耗小。 关键词:CSoC;单片机;HDLC;E5;FASTCHIP 中图分类号:TN915.04 边带总线,通过它们把8032微处理器内核、外设及 O引言 CSL矩阵互连。总线提供8位读数据、8位写数据和 HDLC(高级数据链路控制)是一种被广泛应用的32位地址。这些总线作为芯片集成的功能,降低了设 通信链路层协议,是由国际标准化组织制定的面向比 计者的设计难度。 特的有序链路级协议。通常采用专用芯片、软件编程、 d)双通道DMA(直接存储器存取)控制器提供功 FPGA(现场可编程门阵列)等设计实现。应用专用芯能块间的宽带通信,速度可达40MB/s。两个DMA通 片设计简单,但灵活性较差;软件编程方法灵活,但占 道对通信等同时具有收发的全双工领域有特殊意义。 用处理器资源多,执行速度慢,实时性不易预测;FPGA 连接到外部存储器 进行初始化和代码存储 设计时与MCU(单片机)的接口设计繁杂。 本文给出的方法是基于Triscend公司的CSoC(可 配置系统芯片)E5开发平台实现的,该平台是在一个 CSI. 矩阵 8032微处理器为核的基础上配置了FPGA构成的双 核系统,设计中充分利用了FPGA的可编程特性和 =| 攀 MCU的灵活特性,又避免了FPGA与MCU接口电路 圆圈网 可配置系统 设计的复杂性,从而避免了上述方法的不足。 互联总线插麾 字节宽度 1 E5的结构及特点 系统RAM 盖需 硬件断点单元 E5是由Triscend公司推出的第1个完全可由用 CS!总线 户定制的微控制器平台,结构框图如图1所示。 圈1 Es的结构框图 该芯片主要由高性能增强型8032微处理器和 CSL(可配置系统逻辑)构成。它有如下特点: 2 HDLC帧结构及实现 a)增强8032微处理器内核的运行速度为每指令 字节

您可能关注的文档

文档评论(0)

hello118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档