多通道采样芯片ads8556在光伏并网中的应用 application of six-channel and synchronous-sampling ads8556 in the photovoltaic grid-connected system.pdfVIP

多通道采样芯片ads8556在光伏并网中的应用 application of six-channel and synchronous-sampling ads8556 in the photovoltaic grid-connected system.pdf

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第31卷第5期 湖 北 工 业 大 学 学报 2016年10月 VOI.31No.5 ofHubei of Oct.2016 Joumal UniVe体ity1kh∞Io盱 [文章编号]1003—468412016)05一0039一04 多通道采样芯片ADS8556在光伏并网中的应用 潘健,袁冰,刘 阳 (湖北工业大学电气与电子工程学院,湖北武汉430068) [摘要]为了满足在并网逆变器中对电压、电流信号高精度测量的要求,设计一种基于FPGA控制的高精度、多 Verilog代码,并在ModelSim中仿真验证了代码的正确性。最后设计电压电流采样电路,通过SingnalTapⅡ可以 观察得出实时采集的数据。实验表明该方案实现的电路测量精度高,采样速率高,完全满足在不平衡电网中对数 据测量的要求。 [关键词]ADS8556;同步采样;FPGA;Modelsim仿真;singnalTapⅡ [中图分类号]TM932 [文献标识码]A 近些年,电网电压三相不平衡及谐波污染问题 1 ADS8556的特点 日趋严重,使得现有的太阳能光伏发电装置必须能 够在电网不平衡下正常工作。因此,要求电网发生 故障导致电压三相不平衡及波形畸变时,锁相环必 路通道每两个采样通道组成一对电压电流采样组, 须能够快速而且准确地跟随电网的变化。目前最常 同时每一路通道都具有同步采样保持功能。 用的方法是通过计算将不平衡电网电压的正序分量 ADS8556采用的是连续逼近寄存器原理,构架是基 提取出来再通过鉴相器、环路滤波器、压控振荡器得 于电荷再分配原理,同时每个通道都具有采样保持 到当前电网的相位和频率,从而保证逆变器的输出 功能。器件支持单端、差分信号输入,范围可以是± 电流与电网电压同频同相,最终实现并网。同时在 4V。f或者土2Vref,最大输入电压可以达到±12V, V。 并网逆变过程中需要精确检测电网电压和电感电 其中Vref为内部参考电压,可取2.5V或3.0 流,通过坐标变换到d轴和q轴上,再与指令值比 ADS8556可以选择工作在硬件模式或软件模式。 较得到控制信号。 硬件模式下,器件功能通过引脚接口配置;软件模式 对三相电网电压和电感电流等信号检测与处理 下,功能设置将只能通过其内部32位控制寄存器进 的实时性要求很高,因此高精度、多通道、高转换速 行,对应的引脚设置被忽略。ADS8556有串行与并 率的同步采样显得尤为重要,直接影响并网装置的 行两种传送模式,并行模式下最高采样速率可达到 630 性能。电压与电流的同步采样对CPU和AD采样 kSPS,串行模式下最高采样速率500kSPS。在 芯片的性能有了更高要求。目前最广泛的应用是采 并行模式下,ADS8556的数据总线可以设置为8位 用TI公司的DSP芯片内部AD转换,字长只有12或者16位的传送方式[2]。在保证转换速率的条件 位[1],同时由于DSP程序指令按顺序执行难以实现下,为减少FPGA使用的引脚,本文采用并行接口 高精度、高速率的同步转换。本设计基于FPGA的模式的8位传送方式。 并网逆变器的信号采集部分采用了TI公司的 进行模数转换时,转换控制信号COV—A/B/C ADS8556,利用了FPGA的并行处理能力,实现了分别控制通道对A、B、C进行同时采样。如果将 对三路电压信号和三路电流信号的实时、快速、准确 COV—A/B

您可能关注的文档

文档评论(0)

118zhuanqian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档