锁相环论文概念.docVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目录 1. 锁相环技术的产生背景 1 2. 锁相环概述 2 2.1 锁相环定义 2 2.2 锁相环的组成部分 2 2.3 锁相环的分类与特点 3 2.4 锁相环的优点 4 3. 模拟锁相环与数字锁相环 4 3.1 模拟锁相环 4 3.1.1 模拟锁相环的基本结构 4 3.1.2 模拟锁相环的工作原理 5 3.2 全数字锁相环 6 3.2.1 全数字锁相环的基本结构 6 3.2.2 全数字锁相环的工作原理 7 4. 锁相环技术的应用及发展 8 4.1 锁相环的应用 8 4.2 锁相环的发展 8 锁相环技术的产生背景 锁相环路是一种反馈电路,锁相环的英文全称是Phase-Locked Loop,简称PLL,是指一种电路或者模块,它用于在通信的接收机中,其作用是对接收到的信号进行处理,并从其中提取某个时钟的相位信息。或者说,对于接收到的信号,仿制一个时钟信号,使得这两个信号从某种角度来看是同步的(或者说,相干的)。20世纪30年代。在40年代开始在电视接收技术中得到广泛应用。此后空间技术的发展又极大的促进了锁相技术的发展,现已广泛应用于电子技术的各个领域。随着数字电路技术的发展,数字锁相环在调制解调、频率合成、FM 立体声解码、彩色副载波同步、图象处理等各个方面得到了广泛的应用。数字锁相环不仅吸收了数字电路可靠性高、体积小、价格低等优点,还解决了模拟锁相环的直流零点漂移、器件饱和及易受电源和环境温度变化等缺点,此外还具有对离散样值的实时处理能力,已成为锁相技术发展的方向。锁相环是一个相位反馈控制系统,在数字锁相环中,由于误差控制信号是离散的数字信号,而不是模拟电压,因而受控的输出电压的改变是离散的而不是连续的;此外,环路组成部件也全用数字电路实现,故而这种锁相环就称之为全数字锁相环。 近年来,锁相技术在通信、航天、测量、电视、原子能、电机控制等领域,能够高性能地完成信号的提取、信号的跟踪与同步,模拟和数字通信的调制与解调、频率合成、滤波等功能,已经成为电子设备中常用的基本部件之一。特别是在数字通信的调制解调、位同步、频率合成中常常要用到各种各样的锁相环。锁相环是一个相位误差控制系统,它比较输入信号和振荡器输出信号之间的相位差,从而产生误差控制信号来调整振荡器的频率,以达到与输入信号同频同相的目的。锁相技术的核心是锁相环路,所谓的锁相环路是一个实现相位自动锁定的控制系统。 锁相环概述 2.1 锁相环定义 锁相环是一种相位反馈的闭环自动控制系统,环路锁定之后,平均稳态频差等于零,稳态相差为固定值, 锁相环的这一重要特征使其在电视、通信、雷达、 遥测遥感、测量仪表,特别是在人造卫星和宇宙飞船的无线电系统中,得到了广泛应用。近年来,锁相环路的研究日趋深入,应用更加广泛。由于具有线性性能的锁相环 (这里称为线性锁相环在实际应用中具有不可替代的优势,它能够在很大程度上避免了非线性锁相环的缺陷,因此,人们一直没有放弃对线性锁相环的研究,并极力主张开发锁相环的线性应用范围* 但目前基本锁相环很难在线性范围内达到实际要求,其环路性能远不如非线性锁相环的性能好,当频差较大时,由于环路已超出线性工作范围,它根本不能锁定,或者能锁定但锁定时间较长,这要求对锁相环路进行改进,使其具有良好的线性性能。 2.2 锁相环的组成部分许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。一般情形下,这种锁相环的三个组成部分和相应的运作机理是: 1 鉴相器:用于判断锁相器所输出的时钟信号和接收信号中的时钟的相差的幅度; 2 可调相/调频的时钟发生器器:用于根据鉴相器所输出的信号来适当的调节锁相器内部的时钟输出信号的频率或者相位,使得锁相器完成上述的固定相差功能; 3 环路滤波器:用于对鉴相器的输出信号进行滤波和平滑,大多数情形下是一个低通滤波器,用于滤除由于数据的变化和其他不稳定因素对整个模块的影响。 从上可以看出,大致有如下框图:  ┌─────┐   ┌─────┐   ┌───────┐    →─┤ 鉴相器 ├─→─┤环路滤波器├─→─┤受控时钟发生器├→┬  └──┬──┘   └─────┘   └───────┘ │         ↑                        ↓      └──────────────────────────┘ 可见,是一个负反馈环路结构,所以一般称为锁相环(PLL: Phase Locking Loop)锁相环有很多种类,可以是数字的也可以是模拟的也可以是混合的,可以用于恢复载波也可以用于恢复基带信号时钟锁相环路种类繁多,大致可将其分类如下: 1)按输入信号分: ①恒定输入环路用于稳频系统。 ②随动输入环路用于跟踪系统。 (2)按环路部件分

文档评论(0)

502992 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档