- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Lab2 编码器和解码器的设计
北京中教仪装备技术有限公司
实验二 简单编码器和解码器的设计
一、 实验前准备
1. EXCD-1 可编程片上系统开发板;
2. 下载线;
3. 5V 电源
二、 实验目的
进一步熟悉 ISE 软件的使用,进行简单的 VHDL 文本方式设计,学习使用 USB 电缆下载逻辑
电路到FPGA ,并能调试电路使其正常工作。熟悉数字电路集成设计的过程。
三、 实验原理
1. 编码器原理
在数字系统中,编码指将特定的逻辑信号编为一组二进制代码。能够实现编码功能的逻辑部件
N
称为编码器。一般而言,M 个不同的信号,至少需要 N 位二进制数编码。M 和 N 之间满足 2 ≥M 的
关系。在实际工作中,同时有多个输入被编码时,必须根据轻重缓急,规定好这些控制对象允许操
作的先后次序,即优先识别。能够识别信号的优先级并进行编码的逻辑部件称为优先编码器。
8-3 线优先编码器是常见编码器之一,它有 8 个输入端、3 个二进制码输出端,作用是将输入
X0~X7 八个状态分别编成 842l 码的反码输出,优先级分别从 X7 至 X0 递减。8-3 线优先编码器真值
表如表 2-1所示:
表2-1 8线 3 线优先编码器真值表
X7 X6 X5 X4 X3 X2 X1 X0 Y2 Y1 Y0
0 0 0 0 0 0 0 1 0 0 0
0 0 0 0 0 0 1 × 0 0 1
0 0 0 0 0 1 × × 0 1 0
0 0 0 0 1 × × × 0 1 1
0 0 0 1 × × × × 1 0 0
0 0 1 × × × × × 1 0 1
0 1 × × × × × × 1 1 0
1 × × × × × × × 1 1 1
2. 译码器原理
1
北京中教仪装备技术有限公司
译码是编码的反过程,译码器是将输入代码转换成特定输出信号的器件,译码器有 N 个二进制
N
选择线,那么最多可译码转换成 2 个数据。当一个译码器有 N 条输入线及 M 条输出线时,则称为 N
×M 的译码器。3 ×8 译码器是依此而来的。其真值表如表 2-3 所示:
表2-3 3 ×8 译码真值表
X2 X1 X0 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0
0 0 0 0 0 0 0 0 0 0 1
0 0 1 0 0 0 0 0 0 1 0
0 1 0 0 0 0 0 0 1 0 0
0 1 1
文档评论(0)