Lecroy-DDR1-2-3_TEST_customer_Rev0.93-张昌骏.pdf

  1. 1、本文档共54页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Lecroy-DDR1-2-3_TEST_customer_Rev0.93-张昌骏

Introduction of DDR2 Measurement 美国力科公司深圳代表处 张昌骏 Agenda DDR2简介 内存的信号完整性测量 QPHY-DDR2测试结果分析 读眼图或写眼图 WRITE测试结果分析 READ测试结果分析 如何分离读/写波形 电源噪声测量 回到目录 DRAM简介 回到目录 SDRAM的发展 Synchronous Dynamic Random Access Memory: 同步动态随机存储器 SDR: Single Data Rate,3.3V 电压,LVTTL电平 DDR: Double Data Rate,2.5V 电压,SSTL25 电平 DDR2: Double Data Rate 2,1.8V电压,SSTL18 电平 回到目录 DDR2 Benefits DDR2-400/533/667/800,频率更高,性能更好 1.8V供电,低于DDR的2.5V,更省电 On Die Termination,无须端接电阻,节省布板空 间 回到目录 DDR vs. DDR2 回到目录 DDR2 ODT ODT,无需在主板上添加端接电阻,改善信号完整性 4n/Prefetch,数据速率4倍于时钟速率 突发长度Burst Length = 4 回到目录 ODT工作原理 ODT是控制DRAM的buffer和pin之间的3对端接电阻开关来实现的 回到目录 ODT工作原理 在EMR中可以设置50、75、150欧或关闭Rtt 、四种termination方式 回到目录 DDR2的模式寄存器 回到目录 DDR2的读写潜伏时间 回到目录 内存系统的信号完整性测试 回到目录 DDR2的电路示意图 Memory DRAM Controller Clock (CLK) Diff Clock (CLK) Strobe (DQS) Strobe (DQS) Data (DQ) 8 lines Data (DQ) Control 6 lines Control Address 12 lines A

文档评论(0)

aena45 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档