低功耗数字系统设计方法-东南大学学报.PDF

低功耗数字系统设计方法-东南大学学报.PDF

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
低功耗数字系统设计方法-东南大学学报

第30卷第5期 东南大学学报(自然科 学版 ) Vol30 No5   2000年9月 JOURNALOFSOUTHEASTUNIVERSITY(NaturalScienceEdition)   Sept.2000        低功耗数字系统设计方法   梁 宇 韩 奇 魏同立     郑 茳        (东南大学微电子中心,南京210096)   (摩托罗拉苏州设计中心,苏州215011) 摘 要 首先对集成电路的功耗来源进行简要的分析.在此基础上,按照不同的设计 层次,分别介绍了系统层、寄存器传输层、版图层的各种主要的低功耗设计技术,重点 分析了不同技术的基本思路和进一步发展的方向.最后,从整体设计流程的角度介绍 了前馈型的设计方法,进一步指出高层设计层次中的低功耗设计方法和技术在未来 数字系统功耗设计中的重要性. 关键词 低功耗;超大规模集成电路;设计方法 分类号 TN47 数字系统的低功耗设计是VLSI设计方法研究的重要领域,近来随着便携式产品的不断出 现,如移动电话、PDA等产品,功耗问题日益突出.目前这类产品的功耗大约为1W,到2012年 将达到 [1] [1] 3W .此外,高性能系统(功耗为70W到2012年约为175W )的散热问题使的散热 装置的成本上升,可靠性下降,低功耗设计成为发展的必然趋势. 1 功耗来源 [2] 集成电路的功耗主要由4个方面组成 : 1)开关功耗是对电路中的电容充放电形成的.其表达式为 2   P = CVf (1) dynamic α dd 式中,V 为电源电压;C为被充放电的电容;为活动因子,表示电容充放电的平均次数相对于 dd α 开关频率的比值;f为开关频率. 2)短路功耗是在开关时由电源到地形成的通路造成的.其表达式为   P = Wf (2) κ τ sc 式中,是由工艺和电压决定的;W为晶体管的宽度;为输入信号上升/下降的时间. κ τ 3)静态功耗是指在电路稳定时由电源到地的电流所形成的功耗. 4)漏电流功耗是指在亚阈值电流和反向偏压电流造成的. 目前集成电路主要以静态CMOS为主.在这类电路中开关功耗是整个电路功耗的主要组 成部分.其次是短路功耗,而静态功耗和漏电流功耗在大多数情况下可忽略. 集成电路的设计是一个追求多设计目标(性能、面积和功耗)的过程.功耗的优化不是孤 立的,功耗优化的技术和方法是与其他设计目标相互约束并有机结合的.下面我们将对不同设   收稿日期:2000-02-23. 第一作者:男,1973年生,博士研究生. 第5期 梁 宇等:低功耗数字系统设计方法 137 计层次的功耗优化方法分别进行讨论. 2  系统级 21 软硬件划分 [3,4]   软硬件划分 是从系统功能的抽象描述(如C语言)着手,把系统功能分解为硬件和软 件来实现.对于一个系统功能的任务,可通过在微处理器上运行软件来实现和通过专用电路实 现,比较两者的功耗得出一个低功耗的实现方案.软硬件划分的技术处于设计的起始阶段,给 降低功耗带来更大的可能. 22 存储器优化 存储器是集成系统的重要组成部分,存储器的功耗包括对存储器本身功耗和微处理器与 存储器之间通信的功耗.研究包括低功耗存储结构的构造方法,它同时考虑了各种类型的存储

文档评论(0)

2105194781 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档