- 1、本文档共27页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业论文(设计)任务书
院(系):光电学院
姓名 学号 毕业届别 201 专业 工程 毕业论文(设计)题目 指导教师 学历 职称 所学专业 具体要求:
主要内容:介绍了一种由;详细阐述的硬件;基本要求:着重培养解决实际问题的能力初步理论研究能力查阅文献资料、调查收集信息的能力独立思考,认真钻研,提出方案并论证方案的能力设计、计算、绘图能力开展社会调查,进行综合概括的能力和实验仪器设备的安装、调整与测试的能力,包括实验数据分析与处理的能力外文阅读、计算机应用能力撰写实验报告、设计说明书、技术总结和论文的能力语言表达、思辨能力。进度安排:
-5周:查找、阅读、翻译文献。
-6周:素材加工,系统分析。
-7周:撰写论文大纲。
-9周:撰写论文。
周:论文修改完善。
-12周:定稿,打印论文,准备答辩。
指导教师(签字):
年 月 日 院(系)意见:
教学院长(主任)(签字):
年 月 日 备注: 本系统设计使用 FPGA提供的为主控制器完成了。D/A转换模块The system design uses Altera FPGAs provide the EP2C35 the main controller, FPGA-based Signal Generator design.This paper first describes the various modules of the system design process, including the DDS signal generator module of the DSPBulider design methods, design tools through Alteras Quartus II function signal generator circuit design process; hardware design and debugging, including the D/A converter module, level shifting, the control module, the serial communication module. Pass the test, the system performance of the design of the indicators can complete the design requirements, and innovation to use a PC host computer software controls the output waveform of various parameters of the function.
[Key words] FPGA, Function Generator, DDS; DSPBulider;目录
1 绪论 4
1.1 设计背景 4
1.2 国内外信号发生器发展现状 4
1.2.1 信号发生器的发展现状 4
1.2.2 研究信号发生器的目的及意义 4
1.3 本文研究主要内容 4
2 DDS信号发生器理论介绍 4
2.1频率合成技术 ……………………………………………………………………………6
2.1.1频率合成技术的分类…………………………………………………………………6
2.1.2频率合成技术的技术指标…………………………………………………………….7
2.1.3直接数字频率合成技术的现状及应用………………………………………………8
2.2 DDS的原理及性能特点…………………………………………………………………9
2.2.1 DDS的基本原理....………………………………………………………………….9
2.2.2 DDS的优点....………………………………………………………………………11
2.2.3 DDS的缺点………………………………………………………………………….12
3 DDS信号发生器的FPGA实现 4
3.1 FPGA及其开发环境简介……………………………………………………………..20
3.1.1 现场可编程门阵列(FPGA)简介……………………………………………...22
3.1.2 Quartus II 8.0集成开发环境………………………………………………………
3.1.3 Verilog-HDL语言简介……………………………………………………………25
3.1.4 FPGA开发流程……………………………………………………………………….25
3.2 D
文档评论(0)