传感器加减计数器设计.doc

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
传感器加减计数器设计

河北科技大学 课程设计报告 学生姓名: 郑昊 学 号: 110701236 专业班级: 电信112 课程名称: 传感器原理及应用 学年学期: 2013—2014学年第 1学期 指导教师: 陈书旺 2013年 12月 课程设计成绩评定表 学生姓名 郑昊 学 号 110701236 成绩 专业班级 电信112 起止时间 2013/12/30——2014/1/5 设计题目 加减计数器 指 导 教 师 评 语 指导教师: 年 月 日 目录 一、设计目的…………………………………………….4 二、总体电路原理及框图……………………………….4 三、单元电路设计……………………………………….5 四、总体电路图………………………………………….9 五、原件明细表………………………………………….10 六、调试过程………………………………………….…10 七、收获体会…………………………………………….11 附录…………………………………………..…………..12 一、设计目的 在当今信息时代,人们在日常生活,生产过程中,主要依靠检测技术对信息提取,筛选和传输,来实现制动控制,自动调节。 本次课程设计: 1﹑培养综合应用传感器﹑数字电路的能力。 2﹑掌握检测定时报警电路的设计﹑焊接﹑调试方法。 3﹑把所学的知识联系上生产实际。 光电计数器的应用非常广泛,例如绕线机线圈匝数的检测点钞机纸币张数的检测复印机纸张数量的检测等 它和机械计数器相比具有可靠性高体积小计数频率高能和计算机连接实现自动控制等优点。 本次课设我设计的是用两个光电开关,来实现加减计数的功能。将这种计数器放置在有入口和出口的商场等场所,可以实时的统计里面的人数。 二、总体电路原理与框图 加减计数器的原理框图如图1所示 图1加减计数器原理框图 基本原理:如图1所示,当光电开关被物体遮挡时,电路产生一个脉冲,经过锁存器滤除杂波,使计数器计数,经译码显示电路显示出数值。当加数的光电开产生脉冲时,送至加减计数器的加时钟输入端口,计数器加一,同理当计减数光电开关产生一个脉冲时,计数器在原来的数值上减一。这样就实现了 加减计数的功能。 三、单元电路设计 1.槽型光电开关 图2槽型光电开关原理图 图3光电开关电路图 如图2所示,槽型光电开关是由一个产生特定频率光的发光二极管照射到接收这种特定频率光的光电三极管基极b上面,此时三极管处于导通状态,当有物体遮挡时三极管处于截止状态。 如图3所示,当光电三极管导通时Uo端相当于接地,即为低电平当三极管截止时,Uo电压等于Vcc=5v,输出高电平。利用光电槽型开关的这一特性,来为后级电路输入脉冲,达到计数的目的。但是这样的电路,难以避免产生干扰信号,即当三极管处于导通或者截止边缘时,脉冲会出现小范围的波动,这就需要下一级的电路——锁存器电路来对波形进行整合,以达到精确地计数效果。 2.锁存器电路 图-4-74ls00引脚图 图-5-74ls00接的防抖动锁存器 图4是常用的与非门74ls00,它有14个管脚除了电源,12个管脚组成了四个与非门。一个与非门可当做非门使用,两个与非门可以接成一个简单的R锁存器。 如图5所示,锁存器的两个输入分别是上一级光电三极管输出的电压,和上一级光电三极管输出电压经反向后的电压。这样可以保证触发的电压有两个信号来制约,避免一个信号附近波动引起后面错误的计数。 图6锁存器防抖动原理 如图6可以看出,当S端出现多个干扰波形时,由于R保持不变,故输出也不受S波动的影响。这样就使得触发出来的脉冲稳定准确,为下一级计数电路,做好充分的准备。 3.计数器和译码器 由于课设的目的是实现加减计数,常用的74ls160已无法满足需求,因此我采用了兼顾加减计数,和译码功能的芯片CD40110。芯片图,功能表如下: 图7 CD40110引脚图 图8 CD40110功能表 图7表示了CD40110这款芯片的引脚图。图中除了电源和地之外,Ya-Yg一次接七段数码管的a-g端。Cpu和cpd分别接加和减的时钟输入。CR表示清零端

文档评论(0)

shenlan118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档