数字电子技术实验305-10-9.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术实验305-10-9

第三次实验要求 1.三人抢答器电路设计 三人抢答器参考电路1 三人抢答器参考电路2 三人抢答器参考电路3 三人抢答器参考电路4 三人抢答器参考电路5 2.“111 1000 1001 1010”序列信号发生器电路设计 参考电路 第四次实验预习要求 双向八位彩灯控制电路设计(EWB) 波形 ⑵ 4位串行加法电路设计 ⑵ 4位串行加法电路设计 被加数和 加数设置 第1拍:194置数,⑴=0110,⑵=0111,⑶=0000 全加器:0+1+0 本位和=1 本位进位=0 第2拍:194右移,⑴=0011,⑵=0011,⑶=1000 全加器:1+1+0 本位和=0 本位进位=1 第3拍:194右移,⑴=0001,⑵=0001,⑶=0100 全加器:1+1+1 本位和=1 本位进位=1 第4拍:194右移,⑴=0000,⑵=0000,⑶=1010 全加器:0+0+1 本位和=1 本位进位=0 第5拍:194右移,⑴=0000,⑵=0000,⑶=1101 全加器:0+0+0 本位和=0 本位进位=0 有关向高位的进位: 可以用开关进行被加数和加数的设置。 预习要求: ⑴ 双向八位彩灯控制电路设计 参考电路 参考电路 波形 波形 0001 0001 1 0100 低位进位经D锁存参与相加。 0000 0000 1 1010 5拍后完成运算。 [N]控制S1,N=1→S1S0=11→置数 N=0→S1S0=01→右移 [M]控制脉冲:上升沿194、d触发器工作 如进行13+6运算:1101+0110=1 0011 第5拍之后:最终和:0011 在194(3)中; 向高位的进位可从D的Q端(或194(3) 的SR端)取得。 向高位的进位 [N]控制S1,N=1→S1S0=11→置数 N=0→S1S0=01→右移 [M]控制脉冲:上升沿194、d触发器工作 被加数=ASDF,加数=ZXCV [N]控制S1,N=1→S1S0=11→置数 N=0→S1S0=01→右移 [M]控制脉冲:上升沿194、d触发器工作 ⑴ 设计电路,叙述工作原理, 举例说明每个CP电路的工作状态。 ⑵ 能否改进电路,使之4拍之后就完成运算。 2片74LS194级联成8位左移或右移电路,SR2=QD1,SL1=QA2。 2. 为使灯点亮,总的移入数据: SR1=SL2=1。 (1) (2) FF1 FF2 CP1 CP D2 参考电路 3. FF1的输出控制74LS194的移位方向,FF1构成了T’触发器,当有CP1时→FF1翻转→使74LS194换向移位。 (1) (2) FF1 FF2 CP1 CP D2 (1) (2) FF1 FF2 CP1 CP D2 5.当8个灯被熄灭后(D2=0),下个CP来时→ Q2=0,使CP1回到0态。 →Q2’ =1,释放74LS194的清0端,使之可以移位。 以后,每来一个CP,等按新的方向逐个点亮。 Q2 Q2’ * * 任务:1.三人抢答器电路设计 器件选用74LS74(D触发器)和少量门 2.“111 1000 1001 1010”序 列信号发生器电路设计 实验任务:⑴设置1个主持人按键,3个抢答人按键。 ⑵主持人按键能清除以前的抢答结果。 ⑶一人抢答成功后,其他人再抢无效。 设计要求:设计3种抢答器电路,分别叙述抢答的工作 原理,绘制电路图,比较各种电路的特性。 注:原理叙述时要注明主持人按键和抢答人按键的逻辑值,即 ⑴主持人按键在清0和不清0时,分别处在什么电平位置; ⑵抢答人按键平时处在什么电平位置,抢答时处在什么电 平位置。 原理: 抢答者合上抢答开关(=1),同时产生数据D和CP脉 冲。同时封锁其他抢答人的CP脉冲。 设计缺点:第一个抢答人合上开关后,不能拉下来,否则其他 人能再次抢答。 主持人开关 原理: 抢答者合上抢答开关(=1),

文档评论(0)

sandaolingcrh + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档