基于DSP与PowerPCEtherCAT主站控制器设计.docVIP

基于DSP与PowerPCEtherCAT主站控制器设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于DSP与PowerPCEtherCAT主站控制器设计

基于DSP与PowerPCEtherCAT主站控制器设计   摘要:文章介绍了EtherCAT总线的原理与相关协议,根据协议的内容给出EtherCAT总线主站设计方案,通过对PowerPC处理器MPC5200和DSP信号处理器TMS320C6455的研究,设计出以该器件为核心控制的Ethercat主站硬件平台,并完成主站协议软件在MPC5200的具体实现。 关键词:实时以太网; EtherCAT;DSP;MPC5200;主站软件 中图分类号:TP311 文献标识码:A 文章编号:1009-3044(2013)16-3678-04 将以太网技术应用于现场总线技术是分布式控制系统发展的必然趋势,与传统的现场总线相比,以太网现场总线具有刷新周期短,数据传输容量大,数据传输效率高,同步性能高等优点。目前常用的实时工业以太网技术有EtherCAT技术、EtherNet/IPIP技术、Ethernet Powerlink技术、Modbus/TCP技术等[1-3]。 EtherCAT是由德国Beckhoff 自动化公司开发,该总线具有高速和高数据有效率的特点,在硬件实现上具有网络拓扑结构灵活、接线简单、性价比高等优点,为今后实时工业以太网的发展趋势,更是今后实时分布式控制系统的首选[4]。 1 Ethercat总线的工作原理与相关协议[5-6] 1.1 Ethercat总线的工作原理 2 主站的硬件设计 2.1 DSP单元 核心器件采用TMS320C6455[9],该器件TI公司推出的高速信号处理器,最高工作频率为1.2GHz,该模块主要电路包括时钟、复位、JTAG调试接口、存储器、通信电路、模拟量接收电路等组成。DSP主要用于复杂的实时信号处理(如:数控系统多轴的运动轨迹规划、实时的插补算法、误差补偿、伺服滤波算法),并将运算结果通过FPGA传送到PowerPC控制的EtherCAT总线上。存储器电路主要包括DDR2存储器以及FLASH存储器和DSP的接口,DDR2存储器用于存放数据,FLASH存储器用于存储运行程序和系统重要参数。模拟量接收电路在FPGA控制下,将外部输入的模拟信号数字化后送入DSP,用于数据信号处理。通信电路主要为千兆以太网接口电路,DSP内部集成了100/1000Mb/s的MAC控制器,通过外部扩展PHY芯片实现网络功能,千兆网主要用于系统参数设置和调试使用。 2.2 FPGA单元 在设计中FPGA采用是Altera 公司的EP3C40F484-C8N,器件内部有39600个LE 资源,有1兆位的RAM,可提供三百多个输入输出 引脚,芯片内部集成了一百多个个乘法器和4 个PLL 锁相环,满足硬件设计需求。FPGA用于实现DSP和PowerPC的双向数据交换,PowerPC将接收到的EtherCAT总线上各控制单元的信息通过FPGA传送到DSP内部,DSP通过FPGA可以将相应的数据传到EtherCAT总线上各单元。另外,FPGA还用于逻辑控制,实现模拟量输入输出信息、开关量输入输出信息与DSP、PowerPC的无缝连接。 2.3 PowerPC (MPC5200B)单元 主站PowerPC采用MPC5200B[7 8],该器件为Freescale 公司推出的32位高性能处理器,器件主频工作频率为400MHz,为了提高程序运算速度,器件内核分别带有16K字节的程序、数据高速缓存,带有一个双精度浮点处理单元。对于外部关键信号,片内带有标准中断管理单元。为了实现器件与外部通信,MPC5200B片内集成一路100M的以太网控制器,两路CAN总线控制器,多路串行口控制器。该单元由MPC5200B、时钟电路、复位电路、JTAG 调试接口、通信接口电路、存储器接口电路以及对外扩展接口电路等组成。该模块主要用于实现用于实现EtherCAT的物理接口以及主站协议的软件实现,并提供相应的控制软件。 2.4 电源单元 2.5 通信单元 在设计中为了考虑硬件的兼容性,采用了多种通信接口,在DSP上挂接一路1000M的以太网,用于DSP系统调试参数设置,在PowerPC上挂接一路100M以太网接口,六路串行接口(分别为2个RS232口、两个RS485口、2个CAN接口)。1000M的以太网用于实现EtherCAT总线物理接口,RS232口用于实现与PC通信,RS485口和CAN接口可以实现与其他设备接口,满足系统通用性要求。 3 主站软件设计 EtherCAT主站程序包括DSP和PowerPC两个运行程序,DSP程序主要功能是实现复杂控制算法,PowerPC程序功能为实现EtherCAT协议的通信和设备的控制。DSP运行的软件主要为算法

文档评论(0)

linsspace + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档