- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于PC机的高速数据采集系统设计
目 录
摘要 : 1
Abstract: 2
1 绪论 3
2 高速数据采集系统硬件设计方案 3
2.1 系统总体原理图 3
2.2 信号调理电路部分 3
2.3 缓冲放大电路 4
2.4 A/D转换电路 4
2.4.1高速A/D的发展现状 4
2.4.2 A/D转换的主要技术指标 4
2.4.3 高速A/D转换模块 5
2.5地址产生器及分段触发功能 5
2.6 AT 总线接口电路 5
2.7 时序与控制逻辑 6
2.7.1触发电路 6
2.7.2 相应说明 6
2.7.3地址发生电路 6
2.7.4 时序与控制逻辑连接电路图 7
2.8 储存电路的设计 8
3 系统软件部分 8
3.1 A/D转换电路部分 8
3.1.1 芯片相关引脚及功能 8
3.1.2 程序运行原理 9
3.2 频率和定时控制部分 9
4 结论和不足 9
4.1 结论 10
4.2 系统特点和不足 10
致 谢 10
参考文献 10
附部分程序 12
基于PC机的高速数据采集系统设计
摘要 :
本文首先分析了数据采集系统的各个构成模块,然后根据高速数据采集的特点,从器件的选择、电路的设计、软件的编制几个方面讨论了高速数据采集系统的关键所在。根据以上分析,结合实际应用的要求,提出并实现了一套高速数据采集系统的方案。
关键词: 数据采集 A/D转换 转换精度
The high-speed data sampling system based on PC
Abstract:
This paper discuss the high-speed data sampling system at several aspects.Firstly,the analysis of every modules structure is presented respectively.Secondly,according to the systems character,the vital of high-speed data sampling system are discussed in some aspects such as the selection of the parts,the design of circuits and programming of responding software.Thirdly,on the base of the above,a practical project of high-speed data sampling system is presented for application
Key words: Data acquisitition A/D convertor Conversion Accuracy
1 绪论
九十年代末随着数字技术的快速发展,高速数据采集技术也得到迅速发展与广泛的应用。数据采集技术的发展向着更高的采集速率方向发展,采集方式由早期的扫描采集发展到并行工采集,并进一步发展到交替式采集
目前,国外已研制并生产的数据采集系统和模板有C.F.L公司所研制的系统,其输入信号为伏级,分辨率为8bits,采集速率为1GSPS;美国的Chase Scientifi Company 公司的数据采集模板,DP15010-8型的分辨率为8bits,采集速率为500MSPS,ADP1100-10型分辨率为10bits,采集速度为400MSPS ,ADP1200-12型分辨率为12bits,采集速率为200MSPS,输入信号为伏级;加拿大的Gage Applied Science公司研制的数据采集系统的输入信号范围为500mV--10V ,分辨率为16bits ,采集速率为2.5MSPS。
2 高速数据采集系统硬件设计方案
2.1 系统总体原理图
本系统主要由以下模块组成:信号调理电路、ADC、存储器、时序与控制逻辑、80C51。连接原理图如图1。
2.2 信号调理电路部分
晶振的频率决定AD的工作频率,由于一些芯片刚好工作在临界频率范围内,为了调试方便,增加分频电路。其电路简单地用74F161和跳线来设置。这种情况下,晶振可以采用60MHz,应用中根据实际情况来调整跳线即可。74F161的工作状态与连线:PO---P3接地
原创力文档


文档评论(0)