- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
学习要点 掌握各种触发器的特征方程(状态方程) JK触发器: D触发器: RS触发器: 熟悉各种钟控触发方式 电平触发:高电平、低电平 边沿触发:上升沿、下降沿 熟悉主从触发器的一次翻转现象 结论:在CP=1 期间,J K 信号出现使 Q 变位 Q 的组合, 则CP下降时 Q = Q 。 教学资源 人人网公共主页 网址:/601586108 新浪微群 微群号:1615436 (公开群,10万人) 网址: /1615436 QQ群 群号(千人群) 微信 ?公众平台 微信公众平台二维码 微信号:bupt2013 * 现在状态和下一状态是相对于输入变化而言的,在某一个时刻输入变化后电路进入的下一状态,对于下一次输入变化而言,就是触发器的现在状态。即下一状态是对某一时刻而言的,过了这个时刻就应看作现在状态。 * 63/index.php 基本RS触发器是组成各类触发器的基础 4.5.1 基本工作原理 1. 逻辑符号 2. 特征方程 JK触发器的功能表 J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 3. 功能表 RD、SD:异步置0、置1 4.5.1 基本工作原理 0 1 状态 0 状态 1 状态转换图 4. 状态图 J=1 K= ? K=1 J= ? J=0 K=? K=0 J=? 特征方程 4.5.1 基本工作原理 主从JK触发器输出波形 主从JK触发器的特征方程: JK触发器的功能表 J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 4.5.2 主从JK触发器的一次翻转问题 CP=1 期间 原因:主触发器的输入取自于从触发器的输出。 结论:在CP=1 期间,J K 信号出现使 Q 变位 Q 的组合,则CP下降时 Q = Q 。 假设Q从n =0,则主触发器: S主 R主 Qn+1 0 0 Qn 1 0 1 主 主 4.5.2 主从JK触发器的一次翻转问题 4.5.3 异步置0置1输入 集成JK触发器状态转换时刻除了受时钟控制外,还可受异步置0/置1输入端RD和SD控制,使其被强制置0或置1,由于它们的作用与时钟无关,所以称为异步置位/复位输入。 表4.5.1 具有异步置0置1输入的JK触发器功能表 SD RD CP J K Q Q 4.5.3 异步置0置1输入 带有异步置0置1输入的JK触发器波形 应用举例 [例] 下图是用主从JK触发器构成的信号检测电路,检测CP高电平期间 u是否有输入脉冲,若CP、u的波形如图所示,画出输出Q的波形。 Q JK触发器的功能表 J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Q 4.6 集成边沿触发器 主从触发: 在时钟下降沿改变状态,但时钟高电平期间对外开放。 边沿触发: 只在时钟信号的某一边沿(CP↑或CP↓)对输入信号作出响应并引起触发器状态变化。 边沿触发的实现: 利用逻辑门的延迟实现边沿触发; 利用内部反馈, 维持 ? 阻塞电路; 只有时钟有效边沿附近的输入信号才真正有效,其它时间输入不影响触发器输出,提高了抗干扰能力。 4.6.1 负边沿JK触发器 边沿触发原理 CP=0期间, 两个与非门被封锁, S=R=1 触发器输出保持不变. CP=1期间, JK信号可进入与非门, 但触发器处于自锁状态。 此时 R S 跟随 J K 变化。 4.6.1 负边沿JK触发器 CP=1 ? 0, 触发器解除自锁,由于 与非门的延迟作用,此时的 RS信号决定触发器状态变化。 结论: 只有时钟信号下降沿前JK值 才起作用,实现边沿触发. 边沿触发原理 4.6.2 维持?阻塞D触发器 D触发器的边沿触发原理 CP=? 电路实现D触发器的功能 CP=0期间 与非门3、4被封锁 触发器输出保持不变. CP=1期间 电路处于维持-阻塞状态 此期间, 触发器输出保持不变. 结论: 只有时钟信号上升沿前的D值 才起作用, 是正边沿触发. 维持?阻塞原理 D D 4.6.2 维持?
您可能关注的文档
最近下载
- 电大中国建筑史(本)形考四.doc VIP
- 风力发电机组PLC系统.ppt VIP
- 小学语文整本阅读指导课《爱的教育》课件.pptx VIP
- GB14881-2025食品安全国家标准培训大纲.pptx VIP
- DLT5111-2024水电水利工程施工监理规范.pptx VIP
- 2021-2024年数学竞赛AIME I II真题含答案(共8套).pdf VIP
- (2024)乡村振兴产业园建设项目可行性研究报告写作模板(一).docx VIP
- 周围神经病诊疗和鉴别诊疗专家讲座.pptx VIP
- 周围神经病基础知识.ppt VIP
- 2023中考模拟作文写作:“合理谋划才能行稳致远”导写及范文.pdf VIP
文档评论(0)