- 1、本文档共153页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路讲义-第八章PPT
;第八章 存储器与可编程逻辑器件
第一节 概述;第八章 存储器与可编程逻辑器件
第一节 概述;第八章 存储器与可编程逻辑器件
第一节 概述;第二节 随机存取存储器--RAM
(RAM-- Random Access Memory );;;; ◆ SRAM的写操作时序; ◆ SRAM的写操作时序;◆ SRAM的读操作时序;二、动态随机存取存储器-- Dynamic RAM;二、动态随机存取存储器-- Dynamic RAM;DRAM的结构 ;DRAM的
工作方式;三、 RAM的扩展与应用 ; 字扩展:存储深度的扩展 ;常用RAM组件:;RAM2114、6116的管脚图;RAM2114、6116的管脚图;例8-1 试将容量为256×4位的SRAM(AM9122),扩展成512×8位的RAM组合
分析:位扩展 4→ 8 需两片AM9122
字扩展256 →512 深度为原来的两倍
2×2=4
共需4片容量为256×4位的SRAM(AM9122) ;;片选;多块RAM构成内存条;CPU与RAM的连接;PC控制接口卡中RAM的电路;三、 RAM的扩展与应用 ;三、 RAM的扩展与应用 ;三、 RAM的扩展与应用 ;三、 RAM的扩展与应用 ;三、 RAM的扩展与应用 ;三、 RAM的扩展与应用 ;;;0;ROM阵列示意图;ROM阵列示意图;ROM阵列示意图;ROM阵列示意图;ROM阵列示意图;符号和定时图; 特点: 出厂时全部存储 “1”,用户可根据需要将某些单元改写为 “0”, 然而只能改写一次。;二、可编程 ROM (PROM);▼EPROM—Erassable PROM
所存储的信息可以用紫外线照射擦除,重新编程。;▼EPROM—Erassable PROM
所存储的信息可以用紫外线照射擦除,重新编程。;;四、 ROM的扩展的与应用 ;四、 ROM的扩展 ;四、 ROM的扩展 ;考研例题:;ROM的连接电路;CPU与ROM的连接;2、ROM的应用举例;例8-3 试用PROM实现8位B码至BCD码的转换 ;例8-4 用容量为2K×8 的ROM,构成14位的数据产生可控的奇/偶校验码;例8-4 用容量为2K×8 的ROM,构成14位的数据产生可控的奇/偶校验码;利用ROM存储字库点阵;利用ROM存储字库点阵;;;;公;利用ROM存储字库点阵;ROM;很有用;;ROM实现逻辑函数实例; ROM实现组合函数的不足
芯片的利用率不高。这是因为ROM中的与阵列是一个固定的全译码阵列, 每一个乘积项都是一个最小项,只能实现组合逻辑函数的最小项表达式,不能进行化简,而且实际上大多数的组合逻辑函数也并不需要所有的最小项。因此,ROM在绝大多数场合还是被作为存储器使用。;第四节 可编程逻辑阵列--PLA
(PLA– Programmable Logic Array );二、PLA的工作原理及应用;二、PLA的工作原理及应用;P1;如果用ROM完成,
需要多大容量的?
16X3;例8-6试用适当的PLA和触发器实现一可变模分频器,当控制输入X=0时,分频模M=5;X=1时,M=7,且在状态Q2Q1Q0=111时,输出Z=为1,其余情况均为0,此外,电路还具有异步置位输入SD。
解:首先列功能表进行计数器设计;;;三、PLA的扩展;三、PLA的扩展;三、PLA的扩展;三、PLA的扩展;三、PLA的扩展;第五节 可编程阵列逻辑--PAL
(PAL– Programmable Array Logic );功能?;PAL的命名;PAL的基本输出结构;PAL的基本输出结构;PAL的基本输出结构;PAL的基本输出结构;PAL的基本输出结构;PAL的基本输出结构;用PAL实现下电路;;输入变量矩阵;;;;特点:
PLA:只能组合,非常灵活。
有点复杂、成本高
PAL:可组合,也可时序。
不足:采用熔丝工艺,只能编程一次;第六节 通用阵列逻辑--GAL
(GAL– Generic Array Logic )
一、GAL的结构;GAL结构;GAL结构;二、OLMC的结构和组态—Output Logic Macro Cell;二、OLMC的结构和组态;二、OLMC的结构和组态;二、OLMC的结构和组态;二、OLMC的结构和组态;二、OLMC的结构和组态;二、OLMC的结构和组态;二、OLMC的结构和组态;二、OLMC的结构和组态;二、OLMC的结构和组态;第七节 PLD的发展与编程;部分HDPLD产品的性能表;逻辑块;■ 二、 Altera公司的MAX7000系列CPLD
编程工艺:E2PRO
您可能关注的文档
- 数字控制器的设计的理论基础PPT.ppt
- 数字图像处理-第三章-二值图像PPT.ppt
- 数字化设计技术PPT.ppt
- 数字化音频的采集与简单加工PPT.ppt
- 数字图像处理-第04章-图像增强PPT.ppt
- 数字化学习港大厦进展及功能ppt-2PPT.ppt
- 数字滤波器设计PPT.ppt
- 数字温度控制器的设计与制作PPT.ppt
- 数字射线检测设备与标准2013(梁丽虹)PPT.ppt
- 数值分析课件第八章-数值积分PPT.ppt
- 小学科学:ESP8266智能插座电路原理与动手实践研究教学研究课题报告.docx
- 《金融开放浪潮下我国多层次监管体系构建与创新研究》教学研究课题报告.docx
- 区域教育质量监测中人工智能应用的数据质量分析与优化策略教学研究课题报告.docx
- 《金融科技监管中的数据治理与合规性要求》教学研究课题报告.docx
- 《3D打印技术在航空航天领域中的多材料制造与复合材料应用》教学研究课题报告.docx
- 《绿色金融发展中的政府职能与市场机制研究》教学研究课题报告.docx
- 《植物工厂多层立体栽培光环境调控技术对植物生长发育节律的调控机制探讨》教学研究课题报告.docx
- 销售团队年度业绩总结.docx
- 银行风险管理与金融危机防范.docx
- 银行网络攻击预警与快速响应机制.docx
文档评论(0)