清华大学电子系讲义-数字电路(王德生)----六计数器2.docVIP

清华大学电子系讲义-数字电路(王德生)----六计数器2.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第5章 通用时序电路模块及应用 5.5 移存型计数器 计数器的一个很重要的应用是产生定时控制信号。比如,在产品加工流水生产线上,为完成产品的加工,就需要在产品加工周期中在特定的时间向特定的加工设备发出控制信号。在较复杂的数字系统中,控制单元也需要按规定的时序和间隔对各逻辑模块发出系列定时控制信号以使系统调同工作。 可利用环形计数器产生定时信号。 环形计数器(Ring Counter)。 环形计数器产生周期为n的相互循环延时一个时钟周期的一组n个单个脉冲信号。 例:n=16环形计数器波形图。(正沿同步) 利用环形计数器输出信号这一特性,通过对环形计数器输出的选择和加工,可以在一个信号循环周期中得到所需的定时信号。周期的长短可通过n的大小控制。 用二进计数器和译码器构成环形计数器 例:译码器输出端0-10按序输出周期为11的单脉冲波形。 此法构成环形计数器存在缺陷: 其输出信号含有毛刺,不适于用于控制信号。产生原因是由于计数器输出(即译码器译码输入)信号存在二个或二个以上信号同时发生变化从而导致竞争冒险出现所致。 采用移位寄存器构成环形计数器可以克服这一缺陷。 用移位寄存器构成环形计数器 构成:将n位移位寄存器的最后一级输出接回第一级的输入。起始单个触发器置1。 这种形式的环形计数器必须设置启动信号或附加启动电路。 不需译码电路,输出没有毛刺,但其所用触发器较多。 另有一种寄存器构成的计数器,称为扭环计数器(Twisted-ring counter),也称约翰逊计数器(Johnson counter)。扭环计数器与环形计数器相比,其产生相同数量的定时控制信号电路所用触发器较少,且输出译码简单,输出信号也没有毛刺。 用移位寄存器构成扭环计数器 构成:与环形计数器结构基本相同,区别是接回第一级的输入是最后一级输出的反变量。 另外,工作启动时是将所有的触发器置0。 例:6D触发器构成扭环计数器 扭环计数器波形。 周期是2n。经过n个时钟由左至右从全0态逐渐变为全1态,再经过n个时钟从全1态逐渐变为全0态。 输出波形为周期为n的对称方波,这个特点可使其用于需方波输出的分频电路。 12状态扭环计数器状态转换表和状态译码。 序号 X6 X5 X4X3 X2 X1 状态译码 0 1 2 3 4 5 6 7 8 9 10 11 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 1 1 0 0 0 1 1 1 0 0 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 0 0 1 1 1 0 0 0 1 1 0 0 0 0 1 0 0 0 0 0 /X6·/X1 /X2·X1 /X3·X2 /X4·X3 /X5·X4 /X6·X5 X6·X1 X2·/X1 X3·/X2 X4·/X3 X5·/X4 X6·/X5 2n个独立状态,按序状态译码可得到周期为2n的相互循环延时一个时钟周期的系列定时脉冲信号。 与环形计数器相比,相同周期所用触发器数量少了一倍。 所有状态译码函数均只需二个相邻触发器的输出,译码电路简单。 状态按序变化时,只有一个触发器状态改变,所以译码电路二输入变量不可能出现同时变化的情况,因而译码无毛刺。 将译码输出求或,可得在一个周期中的所需定时波形。 附:求状态译码函数。例F3: X6 X5 X4X3 X2 X1=0 0 0 1 1 1,F3=1。 X6 X5 X4X3 X2 X1=其他工作态,F3=0。 X6 X5 X4X3 X2 X1=非工作态,F3=d(任意项)。 X3 X2 X1 X6 X5 X4 000 001 011 010 100 101 111 110 000 001 011 010 100 101 111 110 0 0 0 d d d 1 d d d d d d d 0 d d d d d d d 0 d d d d d d d d d 0 d d d d d d d d d d d d d d d 0 d d d 0 d 0 0 0 d d d d d d d 5.6 多序列计数器 具有可以控制的多种序列计数能力,例如,前面介绍的可控加减计数器。 可采用同步或异步时序电路的设计方法构造出可控多种任意序列计数器。 5.7 集成电路计数器 在TTL,CMOS,ECL等集成电路序列中有多种集成计数器。 主要区别: 电路形式:同步和异步; 计数功能:位数、进制、加减等; 加载、清0等操作方式(同步和异步); 工作电压

文档评论(0)

danli208 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档