IC设计技术中的IP核互连.PDFVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
IC设计技术中的IP核互连.PDF

IC 设计技术中的 IP 核互连 朱运航,黄秀亮 (湖南信息职业技术学院 信息工程系,湖南,长沙,410200 ) 摘要:随着 IC 设计复杂度的不断提高,在 SoC 中集成的 IP 核越来越多,基于片上总 线的 SOC 设计技术解决了大规模集成电路的设计难点,但是片上总线的应用带来了可扩展 性差、平均通信效率低等问题。近几年来,将英特网络中分层互连的思想引入到 SOC 设计 中 IP 核的互连上来,提出了全新的集成电路体系结构片上网络(NOC ),NOC 从多处理体 系结构、消除时钟树以节省资源、实现并行通信等几个方面,展示了优于总线结构的本质和 特性,成功地解决了 SOC 设计中存在的问题。 关键词:集成电路;IP ;片上系统;片上总线;片上网络 IP Core Interconnection in IC Design Technology ZHU Yun-hang, HUANG Xiu-liang (Department of Information Engineering, Hunan Information College, Changsha 410200 , China) Abstract :With the improvement of complexity in IC design,IP reuse has become one of the main solution in SOC design. SOC design technology based on bus has some disadvantages,such as poor scalability and lower communication efficiency,etc. In recent years, a new architecture NOC is proposed, in which bus interconnection for chip is replaced by computer network interconncetion. And it will overcome the disadvantages of SOC design thoroughly and become a mainstream design technology for the next generation intergrated circuit. Key Words:IC;IP;SOC;Bus on chip; Network on chip 1 引言 随着半导体技术的发展,市场对集成电路产品的需求增长,以 IP ( Intellectual Property, 知识产权)核复用为基础的 SoC (System on a Chip,片上系统)设计方法,以其快速的产品 上市时间、良好的功能可配置性成为IC 设计的重要方法。由于IP 核的设计千差万别,所以, IP 核的互连技术就成为 SOC 设计中的关键技术。目前,片上总线是 SOC 设计中广为使用的 IP 核互连方式。当 SOC 变得越来越复杂时,总线也逐渐成为限制芯片速度、功耗、面积、 数据吞吐率的一个瓶颈。针对总线在 IP 核互连中存在的一些问题,1999 年左右几个研究小 组提出了一种全新的集成电路体系结构——片上网络(Network on Chip ,NOC ),就是将计 算机网络技术移植到芯片设计中来,将英特网络中分层互连的思想引入到 SOC 中IP 核的互 连上来, OCP -IP (Open Core Protocol -Intellectual Property)的OCP 协议将 IP 核和互 连总线通过 OCP 界面分开来,已经具备了层次化互连的理念,因此 OCP 属于 NOC 的技术 范畴。目前法国的 Arteris 公司、英国的 Silistix 公司都推出了 NOC 技术的相关产品。 2 片上总线存在的主要问题 总线结构由于可以提供高性能的互连而被广泛运用于 SOC 技

文档评论(0)

tangzhaoxu123 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档