[工学]Verilog的基本概念a.pdf

  1. 1、本文档共40页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]Verilog的基本概念a

第2 章 第2 章 Verilog 的基本概念 Verilog 的基本概念 内容 模块(module) 端口(port) 层次命名(Hierarchical Names) Verilog 模块的基本概念 Verilog 模块(module) 基本描述单位 代表一个基本的功能模块 描述某个设计的功能、结构 与其它模块通信的外部接口 模块的构成 一个元件 低层次模块的组合 高层的模块通过输入/输出接口调用低层的模块 Verilog 模块的结构 模块名(标识符) 端口列表/端口声明列表 ; 端口声明; 参数声明; 及其它类型变量声明; 数据流语句; 块和 块 所有行为语句均在这些块中; 低层模块实例语句; 任务和函数; // 模块结束语句 Verilog 模块的基本构成 I/O 端口说明(declaration ) 内部信号说明(declaration ) 逻辑功能描述(modeling ) Verilog 模块的构成(1) 必须的… 必须包含一对module 和endmodule module 开始 endmodule 结束 可选的… 端口——与外部环境交互的信号通道 端口列表及声明 模块内部5个组成部分 变量声明 数据流语句 低层模块实例 引用低层模块 行为模块 任务和函数 在一个Verilog源文件中,可以定义多个模块 许多数综合工具要求,一个Verilog文件只包含和定义一个模块 Verilog 模块的构成(2 ) 每一个模块包含在关键字对之间 module … … … … endmodule 说明部分(Declaration) 定义 模块的I/O 端口 寄存器类型变量、线网变量、参数 调用的函数、任务 语句部分 定义一个设计的功能和结构 说明、语句可散布在模块中的任何地方 说明必须在使用前出现 建议 为了描述清晰,最好将所有说明放在语句之前,使模块具有良好的可读性 例、简单模块 例1、DM7400 74系列的4 个2 输入与非门 电路模块有3 组输入/输出端口 2 组4 位输入:a 、b 1 组4 位输出:y 电路模块实现的逻辑功能 2 输入与非门 Verilog 模块 与电路模块一一对应 DM7400 :4 个2 输入与非门 在端口列表中说明所有I/O 端口 在端口声明中定义所有I/O 端口 使用连续赋值语句描述逻辑功能 连续赋值语句将值赋给线网(net ) 线网 对应电路中的连线 例、SR 锁存器(1) 例、SR 锁存器(2 ) 端口(ports ) 模块的输入/输出端口是与外部环境交互的信号通道接口 相当于电路中芯片的管脚(pin ) 通过端口对模块进行调用 实例引用 电路中的其它模块 通过输入/输出端口与模块连接 信号经由端口流入/流出 端口列表 模块的所

文档评论(0)

qiwqpu54 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档