基于FPGA的脉冲发生器的研究毕业论文.doc

  1. 1、本文档共42页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
毕业设计(论文) 题 目 基于的 班 级 学 生 指导教师 2012 年 基于FPGA的脉冲发生器的研究 专业:电气工程及其自动化 作者: 指导教师: 职称:教授 答辩日期:2012-06-25 摘 要 现场可编程门阵列器件(FPGA)是近年出现的高集成电路,具有经济、高速度、低功耗、便于开发和维护(升级)等显著优点。Altera公司提出的基于FPGA的脉冲发生器,成为目前电力电子控制领域中研究与应用的热点。本文是基于Altera公司CycloneII系列FPGA逻辑单元丰富,扩展口丰富,成本低,开发方便的优点,设计了一款带死区且可以移相的PWM发生器。利用Verilog HDL语言编写全部模块,并在Altera公司提供的QuartusII7.2开发软件上进行各个模块的仿真验证并生成模块图,各个模块功能实现后进行各个模块连接并调试,使之实现了设计所要实现的功能,通过仿真来验证了其的正确性。 关键词:FPGA,CycloneII,PWM波发生器 Abstract Field programmable gates array (FPGA) is a device in the integrated circuit apper high,with the economy,high speed,low power consumption,easy to develop and maintain (upgrade) and other siginific advantages. Altera companys FPGA-based pulse generator has become a power electronic control of the current research and application areas of focus. This paper is based on CycloneII Altera company series FPGA logic unit is rich, rich mouth expansion, low cost, to facilitate the development of the advantages, designing a cell with dead zone and can move phase of PWM generator. Use Verilog HDL language writing all module, and in the QuartusII7.2 Altera company provide development software for each module of the simulation validation and produce module chart,After each module functions for each module connection and debugging, to realize the design to achieve the function,and through the simulation to verify its accuracy. Key words:FPGA,CycloneII,PWM generator 目 录 第一章 概述 1 1.1 本课题选用FPGA作为核心芯片原因 1 1.2 可编程逻辑器件的发展及其特点 2 1.3 FPGA简介 2 1.4本文主要研究内容及成果 3 第二章 基于FPGA的PWM发生器设计 4 2.1 FPGA型号选择 4 2.2 系统整体结构 5 2.3 系统中主要模块的设计 6 2.3.1锁相环(PLL) 7 2.3.2 A/D转换接口模块 8 2.3.3 数字PID控制算法实现 9 2.3.4 PWM波产生模块的总体设计 12 2.4 小结 13 第三章PWM波产生模块的具体设计 14 3.1 PWM产生模块中各个子模块设计 14 3.1.1 锁相环(PLL)模块 17 3.1.2 高电平减计数器模块 17 3.1.3低电平减计数器模块 19 3.1.4 数量控制减计数器模块 20 3.2 小结 22 第4章 PWM发生器外围硬件电路设计 23 4.1 电路模块设计 23 4.1.1 PWM发生器供电模块 23 4.1.2 时钟模块 24 4.1.3 配置电路 24 4.2 PCB板设计要点 25 4.3 小结 26 第5章 仿真结果及其分析 27 5.1 QuartusII软件中仿真波形及分析 27 5.1.1 四路

您可能关注的文档

文档评论(0)

xingyuxiaxiang + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档