- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理研究生入学考试试题19
研究生入学试卷十九
一. 填空题(每小题3分,共18分)。
1.为了运算器构造的A.___,运算方法中算术运算通常采用B.___加减法,C.___乘除法或D.___乘除法。
2.存储器的技术指标有A.___,B.___,C.___,D.___。
3.堆栈是一种特殊的A.___寻址方式,它采用B.___原理,按结构不同,分为C.___堆栈和D.___堆栈。
○在一个CPU周期中,采用操作码方式,一次只能控制信息从某个源部件到某个目标部件执行过程的微指令叫B.___,后者实现一条机器指令的微程序要比前者编写的微程序C.___。
5.当代标准总线由A.___,B.___,C.___和公共线组成。
6.多路型DMA控制器不仅在A.___上,而且在B.___上可以连续多个设备,适合于连接C.___设备。
二. (10分)设[x]补=x0.x1x2···xn,求证:
0, 1>x≥0
x=2x0+x, 其中x=
1, 0>x>-1
三. (10分)某加法器进位链小组信号为C4C3C2C1,低位来的进位信号为C0,请分别按下述两种方式写出C4C3C2C1的逻辑表达式.
串行进位方式
并行进位方式
四. (11分)某机器中,配有一个ROM芯片,地址空间0000H—3FFFH。现在再用几个16K×8的芯片构成一个32K×8的RAM区域,便其地址空间为8000H—FFFFH。假设此RAM芯片有CS和WE信号控制端。CPU地址总线为A15—A0,数据总线为D7—D0,控制信号为RD(读),WR(写),MREQ(存储器请求),当且仅当MREQ和RD(或WR)同时有效时,CPU才能对有存储器进行读(或写),试画出此CPU与上述ROM芯片和RAM芯片的连接图。
五. (10分)某16位机器所使用的指令格式和寻址方式如下所示,该机有两个20位基址寄存器,四个16位变址寄存器,十六个16位通用寄存器,指令汇编格式中的S(源), D(目标)都是通用寄存器,m是主存的一个单元,三种指令的操作码分别是MOV(OP) =(A) H,STA(OP)=(1B)H, LDA(OP)=(3C)H, MOV是传送指令,STA为写数指令,LDA为读数指令。
15 10 9 8 7 4 3 0
OP — 目标 源 MOV S , D
15 10 9 8 7 4 3 0
OP 基址 源 变址 位 移 量 STA S, M
15 10 9 8 7 4 3 0
LDA S, M
要求(1)分析三种指令的指令格式和寻址方式特点
(2)处理机完成哪一种操作所花时间最短?那一种最长?第二种指令的执行时间有时会等于第三种指令的执行时间吗?
(3)下列情况下每个十六进制指令字分别代表什么操作?其中有编码不正确时,如何改正才能成为合法指令?
①(F0F1)H (3CD2)H ② (2856)H ③ (6FD6)H ④ (1C2)H
六. (11分)CPU的结构如图A19.1示,其中AC为累加器,AR为主存地址寄存器,DR为主存数据寄存器,DR(OP)为DR的操作码字段,DR(ADR)为DR的地址码字段,IR为指令寄存器,PC为程序计数器,M为主存储器,表(1)列出CPU控制信号,表(2)列出指令组助记符及其功能,并给出每条指令的操作码。
请设计:(1)满足所给条件的微指令格式(直接控制法)。
(2)设计表(2)中6条指令的微程序流程图,标明每条微指令在控存中的地址。
图A19.1
表 (1)
表(2)
七. (10分)画出PCI总线结构图,并说明三种桥的功能。
八. (10分)CPU响应中断应具备哪些条件?画出中断处理过程流程图。
九. (10分)设写入代码为110101001,试画出NRZ,NRZ1,PE,FM,MFM(改进调频制)的写电流波形,指出哪些有自同步能力。
本文来自中国信息网,您身边的一站式生活专家!
中国信息网
中国信息网返利频道
中国信息网论坛频道/
中国信息网分类信息频道/
中国信息网美女频道/
OP — D
20 位 地 址
您可能关注的文档
- 二初中班班通总结.doc
- 高二高三文科三角函数复习教案.doc
- 商贸物流办调研提纲.doc
- 2010年第二次月考九年级语文试卷.答题卡doc.doc
- 煤炭企业物业化管理.doc
- 食品工艺学817.doc
- 七年级上册第二章数学试卷10908.doc
- bez_管理TPM.ppt
- 游戏设计基础ppt04.ppt
- 汽车电控技术之倒车雷达介绍.ppt
- 2025年半导体封装测试行业产能过剩风险与应对策略报告.docx
- 2025年半导体封装测试行业先进工艺发展政策与支持分析报告.docx
- 2025年半导体封装测试行业先进工艺发展动态与产能竞争格局分析.docx
- 2025年半导体封装测试行业先进工艺发展瓶颈报告.docx
- 精品解析:广东省广州市天河外国语学校2025-2026学年高一上学期期中考试数学试题(解析版).docx
- 2025年半导体封装测试行业先进工艺技术成熟度分析报告.docx
- 2025年半导体封装测试行业先进工艺成本控制策略分析报告.docx
- 2025年半导体封装测试行业先进工艺研发投入与产能扩张分析报告.docx
- 2025年半导体封装测试行业先进工艺技术创新与产业化报告.docx
- 2025年半导体封装测试行业先进工艺技术竞争策略报告.docx
原创力文档


文档评论(0)