- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
250MHz~4GHz正交调制器简化无线系统设计并降低成本等
在特定频段有最佳的性能,输出更高功率并提供更好线性度的调制信号
ADL537x系列引脚兼容的正交调制器的频率范围为250MHz~40Hz,使无线系统设计工程师按照多种工作频段和蜂窝手机标准实现标准化印制板(PCB)设计。五款调制器的每一款都在它的特定频段有最佳的性能,这比使用一个调制器来覆盖整个频段在性能上有很大的提高。ADL537x系列正交调制器可以在输出更高功率的同时提供具有更好线性度的调制信号,从而无须在发射信号链中使用中频电路级即可提高传输质量并且降低系统成本。
ADL537x正交调制器系列包括ADL5370(250MHz~1.3GHz),ADL5371(700M Hz~1.3GHz)、ADL5372(1.6GHz~2.4GHz),ADL5373(2.3GHz~3GHz)和ADL5374(3.3GHz~4GHz)。这些IC可用作数字通信系统中的直接RF调制器,包括GSM、CDMA、TD-SCDMA、WCDMA基站以及QPSK或QAM宽带无线接入发射器。ADL537x系列具有700MHz的输入带宽,从而简化了用于多载波功率放大器失真产品校正的宽带数字预矫正发射器设计。
ADL537x系列提供高线性度(2140MHz时具有P1dB+12dBm和IP3+26dBm的高输出功率)和低噪声(-158dBm/Hz)。该系列也具有一个带缓冲的单端本地振荡器(LO)驱动,并且采用4.75~5.5V单电源供电。ADL537x-系列的工作温度是-40~+85℃,采用4mm×4mm引脚的LFSCP封装。
ADI
电话:021-5150-3000
http://www.analog.com
支持PolarPro FPGA开发的开发软件
包括Preclsion synthests综合工具、先进I/O和可配置时钟管理器
QuickWorks开发软件的9.8版可对PolarPro超低功耗FPGA系列提供一个完整的设计环境,包括综合、仿真、时序和功率分析,可在windows98/2000/ME/XP/NT下运行。QuickWorks 9.8集成了PrecisionSynthesis综合工具,VHDL和Verilog综合可对QuickLogic器件进行优化,为RTL和FPGA设计提供内置的电路图观察功能,以使RTL资源的调试更加容易。另外,交互式PreciseTime引擎可以迅速执行“假设”时序分析,以实现时序闭合。
软件支持PolarPro系列的双数据传输速率I/O(DDRIO)和通用I/O(GPIO)的集成配置接口,可提供DDRIO/GPIO配置的图形观察和可选择路径及静态逻辑端口的端口列表。可为编写PolarPro可配置时钟管理器(CCM)提供直观而有效的方法,并能产生直接实例化到用户RTL资源的可选配置的HDL。功率计算器可自动计算一个设计中的大约功耗。
QuickWorks v9.8包括完整的集成电路图和基于HDL的设计入门、HDL语言编辑器和设计指南、Mentor Graphics的逻辑综合支持、100%的全自动布局及布线、静态时序分析、Verilog和VHDL功能的时序仿真支持以及第三方设计工具接口。对于功率敏感或功率关键的设计,QuickWorks还集成了PowerAware逻辑布局、功率仿真和功率计算功能。
QuickLogic
电话:021-6867-0273
http://www.quicklogic.com
提供时序分析仪并支持高密度设计的FPGA开发工具
为高密度90nm设计提供完整的速率等级.为低成本90nm设计提供三种速率等级
6.0版的Quartus Ⅱ软件包括了时序分析工具TimeQuest时序分析仪,为Synopsys设计约束(SDC)时序格式提供全面支持,能够更迅速的实现时序逼近。新版本软件还包括扩展的团队设计功能,能够有效管理高密度设计团队之间的协作。Quartus Ⅱ软件为设计人员的高密度90nm设计提供完整的速率等级,为低成本90nm设计提供三种速率等级。
Quartus Ⅱ中的TimeQuest时序分析仪帮助用户对时序约束较复杂的设计进行建立、管理和分析操作,例如时钟复用设计和源同步接口等,用户还可以迅速完成高级时序验证。扩展的团队设计支持包括工程管理器接口,用于顶层设计的资源管理和时序预算。此外,工程管理器接口还支持设计人员管理模块间的时序约束,实现最佳性能。软件支持流行的IEEE 1800~2005标准SystemVerilog语法硬件描述和验证语言设计结构,实现了速度更快的寄存器传送级(RTL);
原创力文档


文档评论(0)