- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA课程设计----八位二进制全加器
EDA设计说明书
课程名称: EDA技术实用教程
设计题目: 八位二进制全加器
院 系: 电子信息与电气工程学院
学生姓名:
学 号:
专业班级:
指导教师: 李 响
2011 年 6 月 11. 设计目的
熟悉利用QuartusⅡ的原理图输入法设计简单的组合电路,掌握层次化设计的方法,并通过一个八位全加器的设计把握利用EDA软件进行原理图输入方式的电子线路设计的详细流程。
2. 设计原理
2.1 一位全加器的原理
一位全加器可以用两个半加器及一个或门连接而成,因此需要首先完成半加器的设计。在本设计中,将采用原理图输入法来完成设计。
一位全加器的设计步骤:
① 为本项工程设计建立文件夹;
② 输入设计项目和存盘;
③ 将设计项目设计成可调用的元件;
④ 设计全加器顶层文件;
⑤ 将设计项日设置成工程和时序仿真。
2.2 八位全加器的原理
一个八位全加器可以由八个一位全加器构成,加法器之间的进位可以用串行方式实现,即将低位加法器的进位输出cout 与相邻的高位加法器的最低进位输入信号cin 相接。
3. 设计方案与仿真
3.1 一位全加器的设计与仿真
全加器的实现是以半加器的实现为基础的,因此,要设计全加器应首先设计一个一位的半加器。半加器的实现方案为:
为此项工程建立文件夹;
在基本元件库中,选中需要的元件,将元件(包含元件and2、not 、xnor 和输 入输出引脚input、output)调入原理图编辑窗口中;
将己设计好的原理图文件存盘;
将所设计的半加器设置成可调用的元件。
用原理图输入法所设计的半加器原理图如图3-1所示,利用QuartusⅡ软件平台,根据图3-1所示电路,可生成一个半加器元件符号,如图3-2所示。在半加器的基础上,为了建立全加器的顶层文件,必须再打开一个原理图编辑窗口,方法同上。其中,所选择的元件包含半加器、或门和输入输出引脚,由此可得到如图3-3所示的全加器原理图;进而可生成个全加器元件符号,如图3-4所示。
图3-1 半加器原理图 图3-2 半加器元件符号
图3-3 全加器原理图 图3-4 全加器元件符号
按照一位全加器原理图连接电路,通过编译、仿真所得的波形图如图3-5所示:
图3-5 一位全加器时序仿真波形
根据图3-5可知,当输入信号ain 、bin 、cin 全是低电平时,输出信号sum 和cout 全是低电平;当输入信号ain 、bin 、cin 中有且只有一个为高电平时,输出信号sum 为高电平,输出信号cout 为低电平;当输入信号ain 、bin 、cin 中有两个为高电平时,输出信号sum 为低电平,输出信号cout 为高电平;当输入信号ain 、bin 、cin 全是高电平时,输出信号sum 和cout 全是高电平。由此可以看出仿真结果与理论值相符合。
3.2 八位全加器的实现方案与仿真
八位全加器的实现是以一位全加器的实现为基础的,它由八个一位全加器构成,加法器之间的进位可以用串行方式实现,即将低位加法器的进位输出cout 与相邻的高位加法器的最低进位输入信号cin 相接。一位全加器的实现方案如3.1所述;八位全加器的原理图见图3-6。根据其电路生成的可调用原件符号如图3-7所示。
图3-6 八位全加器原理图
图3-7 八位全加器元件符号
根据图3-6所示的原理图进行时序仿真的波形如下图3-8所示:
图3-8 八位全加器时序仿真波形
上图3-8中:、、、、、、、与、、、、、、、为八位全加器的输入信号,、、、、、、、为八位输出信号, cout为最高位进位输出信号;根据波形图可得,当输入信号、、、、、、、输入7B, 、、、、、、、输入07时,输出为82,与原理图的设计要求完全相符。
3.3 七段译码器的实现方案与仿真
为了将全加器的输出结果在七段数码管上显示出来,就需要用到七段译码器。其VHDL源程序代码详见附 6.1。
按照程序生成的七段译码器元件符号如图3-9所示:
图3-9 七段译码器元件符号
七段译码器的仿真结果如下图所示:
图3-10 七段译码器仿真波形
3.4 输出结果数码显示的实现方案与仿真
为了将八位全加器的输出结果在实验箱上用数码管显示出来,需要将八位输出结果按高低位经过两个七段译码器分别对两个七段数码管生成可控的高低电平信号,驱动相应的数字点亮。具体电路连接如下图所示:
图3-11 数码管显示译码电路
在此电路的仿真过程中,
您可能关注的文档
- 7章 门和窗.ppt
- 上课九年级语文-名著《格列佛游记》概要.ppt
- 8.3桩的承载力.ppt
- D9_3二重积分的物理应用.ppt
- D8_3三重积分.ppt
- 8.3金属资源的利用和保护修改.ppt
- DC-DC开关电源论文.doc
- 上课咏史怀古诗鉴赏概要.ppt
- DC-DC转换器中的PWM版图.doc
- D10_3三重积分(改编).ppt
- 浙江省温州市浙南名校联盟2025-2026学年高一上学期期中联考数学试题含解析.docx
- 26高考数学提分秘诀重难点34圆锥曲线中的定点、定值、定直线问题(举一反三专项训练)(全国通用)(含解析).docx
- 26高考数学提分秘诀重难点35概率与统计的综合问题(举一反三专项训练)(全国通用)(含解析).docx
- 26高考数学提分秘诀重难点31圆锥曲线中的切线与切点弦问题(举一反三专项训练)(全国通用)(含解析).docx
- 26高考数学提分秘诀重难点30圆锥曲线中的弦长问题与长度和、差、商、积问题(举一反三专项训练)(全国通用)(含解析).docx
- 26高考数学提分秘诀重难点29巧解圆锥曲线的离心率问题(举一反三专项训练)(全国通用)(含解析).docx
- 26高考数学提分秘诀重难点28直线与圆的综合(举一反三专项训练)(全国通用)(含解析).docx
- 寡核苷酸药物重复给药毒性研究技术指南.docx
- 重组溶瘤腺病毒生产质量管理标准.docx
- 26高考数学提分秘诀重难点27直线与圆中常考的最值与范围问题(举一反三专项训练)(全国通用)(含解析).docx
最近下载
- 职业技术学院2024级休闲农业经营与管理专业人才培养方案.pdf VIP
- 中国铁路青藏集团有限公司公开招聘备考题库附答案.docx VIP
- 招172人!中国铁路青藏集团有限公司公开招聘备考题库附答案.docx VIP
- 《起重机械安全技术规程》(TSG51-2023)知识培训.pptx VIP
- 2025中国铁路青藏集团有限公司招聘202人笔试题库附答案解析.docx VIP
- 人教版九年级化学上册第1-6单元测试题及答案.pdf VIP
- TSG 51-2023 起重机械安全技术规程.docx VIP
- 2025年下半年教师资格证幼儿园《综合素质》真题试卷(带答案).pdf VIP
- 工程概论知到智慧树期末考试答案题库2024年秋湘潭大学.docx VIP
- 无人机通用动态数据库的分析.pdf VIP
原创力文档


文档评论(0)