EDA实验Verilog版.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA实验Verilog版

实验一 QUARTUS Ⅱ的设计程Ⅱ安装过程; 2、熟悉QUARTUSⅡ设计环境; 3、掌握QUARTUSⅡ的设计过程Ⅱ设计开发步骤 (一)、创建工作文件夹 在windows中建立一个文件夹(又称工作库或WORK LIBRARY),用于保存设计工程项目的有关文件。注:设计工程项目的有关文件不能保存在根目录下,必须保存在一个文件夹之下。例如建立的文件夹:E:\HADD (二)、启动Quartus II 点击QUARTUSⅡ9.0图标打开QUARTUSⅡ9.0设计窗口。 (三)、设计文件输入 1、打开输入文件编辑器 点击菜单File\new…新建立一个文本设计文件。用文本输入法输入程序。程序见附录。 2、保存文件,文件名名同实体名。后缀.v (四)、全编译(逻辑综合) 1、创建工程 点击菜单File\New Project Wizard…….进行工程设置。完成工作文件夹的选定、工程名、顶层设计文件名、编程器件的确定等工程。 2、编译前的相关设置设置 ⑴选择PLD芯片:Assignmenmts\Settings\Device弹出的窗口中选择选择芯片。 ⑵选择配置芯片的工作方式 :Assignmenmts\Settings\Device\DevicePin Options弹出的窗口中首选General项,在Options栏中选择Auto-restart-configuration after error. ⑶选择配置芯片和编程方式:Assignmenmts\Settings\Device\DevicePin Options弹出的窗口中选择Configuration栏,在窗口中设置配置方式,配置芯片和是否生成压缩的配置文件。 ⑷选择输出设置:保持默认。 ⑸选择目标器件闲置引脚的状态:Assignmenmts\Settings\Device\DevicePin Options弹出的窗口中选择Unused Pins栏,在窗口中对闲置的引脚设置,推荐设置为As input driving groud。 3、执行全程编译:Processing\Start Compilation。完成对设计项目的检错、逻辑综合、结构综合、配置文件生成以及时序分析。 (五)、功能仿真(或时序仿真) 建议先做功能仿真,以检验设计项目的逻辑真确性,这样可以提供设计效率。 1、功能仿真设置:Assignmenmts\Settings弹出的窗口中选择Simulator Settings。在右边Simulation mode中选择 Functional. 2、Processing\Generate Functional Simulation netlist,生成功能仿真所需的文件。 3、建立波形文件并进行功能仿真 ⑴File\New,在窗口中选择Vector Waveform file打开向量波形文件编辑器。 ⑵设置仿真时间区域:可默认。一般几十微妙。时间区域过长,使仿真时间变长,影响仿真效率。 ⑶在向量波形文件编辑器中添加项目的相关引脚。原则上是所有引脚,但有的项目引脚很多,可以只添加必要的一些引脚。双击向量波形文件编辑器Name栏的空白区域后,会弹出一个“Insert Node or Bus”对话框,在弹出的对话框中选择“Node Finder…”按钮,则弹出“Node Finder…”对话框,选择Filter:Pins:all,然后点击List,Nodes Found栏将列出所有输入、输出端口。选择要观察的信号,点击“”命令按钮加入到观察目标窗口中。选择OK,则在波形图中加入了待观察信号的图形。 或者执行View\Utility Windows\Node Finder命令打开Node Finder窗口,在弹出的窗口中将所需引脚拖入波形编辑器中。 ⑷编辑输入波形:对所有的输入引脚设置合适的波形。 ⑸启动仿真器:Processing\Start Simulation. ⑹观察分析仿真结果。仿真结果保存于文件“Simulation Report”,此文件在仿真完成后会自动弹出。若仿真结果有出入,重新修改程序,直到仿真结果没有问题。 (六)、进时序仿真,验证设计的时序是否满足设计要求。 注:详细的使用说明见教材相关章节及实验材料。 附录:半加器程序 module hadd(a,b,s,out1); input a,b; output s,out1; assign s=~ab|~ba; assign out1=ab; endmodule 实验二 一位二进制全加器的文本设计 一:实验目的 1、巩固QUARTUS Ⅱ设计过程和设计环境。 2、了解Verilog的三种描述方式。 3、巩固Verilog语言的构成要素。 二、实验内容

您可能关注的文档

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档