DSP(第8章_最小系统).pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DSP(第8章_最小系统)

240x/240xA器件还提供了一种PLL旁路模式,在这种模式中,PLL时钟模块可以被旁路。在系统复位时,拉低 、TMS和TMS2的引脚电平进入旁路模式。且PLL时钟预定标器也可以被旁路。因此,在旁路模式下改变系统寄存器SCSRl中11、10、9的值不会产生影响。旁路模式中,改变CPU时钟速度的惟一方法就是改变输入时钟频率。例如,若CPU时钟需要30MHz的速度,则必须提供30MHz的输入时钟频率,即器操作速度等于输入时钟的频率。同时,在该模式中,外部回路滤波元件是不需要的。 输入时钟说明 若使用的是片内振荡器(石英晶体或陶瓷谐振器作为时钟源),则最小和最大的时钟输入频率分别为4MHz和20MHz。 若不使用片内振荡器(外部振荡器作为时钟源),则最小和最大的时钟输入频率分别为4MHz和40MHz(对于240x器件是30MHz)。 * 第八章 DSP的最小硬件系统设计 第8章 DSP的最小硬件系统设计 8.1 概述 最小硬件电路一般包括:电源、时钟电路、复位电路、电平转换电路、仿真器接口 JTAG电路以及可扩展的硬件接口(如I/O、D/A、SRAM等)。 DSP的基本硬件组成 电源 DSP微控制器使用的电源是数字电源,为了降低芯片的功耗,它们大多采用低电压方式,并且内核电压和I/O电压分开供电。I/O电源一般采用3.3V电压,内核供电为3.3V或1.9V。 因一般采用外部5V电源供电,需将5V电源变换为3.3V以给CPU供电,可以采用MAXIM公司的稳压电压芯片,如MAX748和MAX654/649/652等;还可以采用TI公司的稳压电压芯片,如TPS75733和TPS333Q等。 TPS75733在上电复位时,它可以产生一个长达200mS的低电平复位信号,以满足LF2407A DSP控制器的系统上电复位要求,它的输出电流范围为0mA~500mA,可以提供稳定的3.3V固定输出,能够满足DSP对供电电源的要求。 电源 240X电源 DSPs的一些I/O管脚是双向的,方向由内核控制。I/O电压一旦被加上以后,I/O管脚就立即被驱动,如果此时还没加核电压,那么I/O的方向可能就不确定是输入还是输出。如果是输出,且这时与之相连的其它器件的管脚也处于输出状态,那么就会造成时序的紊乱或者对器件本身造成损伤。这种情况下,就需要核电压比I/O电压先加载,至少是同时加载。 电源 加电次序 控制加电次序 控制加电次序 第8章 DSP的最小硬件系统设计 8.1 概述 LF2407A DSP控制器中,有四种可能的原因会导致复位: 看门狗定时器复位 软件产生的复位 非法地址引起的复位 复位引脚 有效。 其中前三个原因由DSP内部产生,最后一个是由受外部 引脚控制产生的。复位引脚需要一个有效的低电平脉冲作为其外部复位脉冲,通常宽度不低于系统时时钟周期的脉冲,以保证DSP芯片能够识别。 复位电路 复位电路 1、简单复位电路 复位电路 RC复位 1、简单复位电路 复位电路 增加放电回路的RC复位 1、简单复位电路 复位电路 带电压监控功能的复位电路 1、简单复位电路 具有稳定门槛电压和电压监控功能的复位电路 1、简单复位电路 复位电路 复位电路 实用的复位电路 1、简单复位电路 复位电路 2、集成复位电路 集成复位监控电路1 复位电路 2、集成复位电路 集成复位监控电路2 复位电路 2、集成复位电路 集成复位监控电路3 复位电路 2、集成复位电路 集成复位监控电路4 复位电路 2、集成复位电路 集成复位监控电路4 时钟电路 TMS320LF2407A DSP控制器使用嵌入到CPU内核的锁相环(PLL)电路,从一个较低频率的 外部时钟合成片内的时钟。 锁相环的时钟模块电路图 时钟电路 锁相环的时钟模块电路图 PLL时钟模块提供了以下两种操作: 晶振:晶振工作模式允许使用一个外部晶体振荡器或谐振器,来提供器件的时钟基频。 外部时钟源:这种工作模式允许内部的振荡器被旁路。器件的时钟来自连接到XTAL1/CLKIN引脚的外部时钟源输入,这种情况下,外部振荡器时钟连接到XTAL1/CLKIN引脚。 时钟电路 回路滤波元件 240xA器件的PLL模块需要外部的RC元件进行回路滤波。保持回路滤波的元件要接到PLLF和PLLF2引脚。这是噪声的主要输入口,噪声干扰会增加抖动。 PLL电路的PCB图中的所有走线必须尽可能地短。另外,由回路滤波元件组成的回路区域、PCB绘图以及DSP芯片都应当尽可能地小。在PLLVCCA和VSS引脚之间要接一个旁路电容(0.01~0.1μF的陶瓷电容)。 滤波电路 时钟模块的旁路模式 JTAG仿真接口 功能:用户可以通过PC调试,下载应用软

文档评论(0)

xy88118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档