- 1、本文档共62页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[工学]微机原理及其接口技术 复习方式
微机原理及应用 总线接口单元和执行单元的动作管理 1、当8086的指令队列有两个空字节,BIU自动取指令到指令队列中; 2、执行部件EU准备执行一条指令时,它从BIU的指令队列取指令,然后执行; 3、指令队列已满,BIU与EU又无总线请求时,总线接口部件进入空闲状态。 4、执行转移指令、调用指令、返回指令时,BIU自动清除指令队 列,然后从新地址取指令,并立即送给EU,然后再从新单元开始,从新填满队列机构。 stack SEGMENT PARA ‘stack‘ DB 100 DUP(‘stack’) stack ENDS data SEGMENT 数据、变量在此定义 data ENDS code SEGMENT ASSUME CS:code, DS:data, ES:data start: MOV AX, data MOV DS, AX MOV ES, AX 此处加入你自己的程序段 MOV AL, 4CH INT 21H code ENDS END start (1)存储器的分类及特点 按 存 储 介 质 分 类 2)存储容量的扩展 3).存储器片选译码电路 几种数据传送方式特点? 无条件传送:慢速外设需与CPU保持同步 查询传送: 简单实用,效率较低,硬件开销小 中断传送:外设主动,可与CPU并行工作,但中断服务保护现场等需要额外时间开销,需要硬件开销进行中断管理 DMA传送:DMAC控制,外设直接和存储器进行数据传送,适合大量、快速数据传送,需要硬件开销 输入输出机传送:输入输出机(IOP)控制,适合大量输入/输出设备,与CPU可并行工作,需要硬件开销 1)可编程并行接口8255A 8255A的控制字及其工作方式 控制字:分为两类 端口的工作方式选择控制字,可使8255A的3个数据端口工作在不同的方式。 C端口按位置1/0控制字,它可使C端口中的任何一位进行置位或复位。 8255A的3种基本工作方式: 方式0:基本的输入/输出方式 方式1:选通的输入/输出方式 方式2:双向的传输方式 中断类型 内部中断 除法错中断 指令中断 溢出中断 单步中断 外部中断 非屏蔽中断 可屏蔽中断 8253 内部结构和引脚 样题 loop1: mov al,[si] ;取X1数据到AL中 CLC ;清除CF CMP AL,60 ;将AL的内容和60相比较 JC LP1 ;小于60转LP1 ; CMP AL,90 ;将AL的内容和90相比较 JC LP2 ;60≤AL<90转LP2 ; inc es:[di+2] ;对大于90的统计结果存放 ; LP3: inc si loop loop1 ; HLT ;暂停 ; LP1: nop inc es:[di] ;对小于60的统计结果存放 JMP LP3 ; LP2: nop inc es:[di+1] ;对大等于60且小于90的统计结果存放 JMP LP3 1、存储器 I/O接口 2、传送控制方式 3、可编程接口芯片 1、存储器 I/O接口 (1)分类及特点 半导体存储器 磁介质存储器 光存储器 掩膜ROM 一次性可编程PROM 紫外线可擦除EPROM 电可擦除E2PROM 可编程只读存储器FLASH 读写 存储器 RAM 只读 存储器 ROM (按读写功能分类) 双极型:存取速度快,但集成度低,一般用于 大型计算机或高速微机中; MOS型 (按器件原理分类) Multi-SRAM NV-SRAM FIFO Cache 静态SRAM 动态DRAM: 集成度高但存取速度较低 一般用于需要较大容量的场合。 速度较快,集成度较低,一般用于对速度要求高、而容量不大的场合。 (按存储原理分类) 信息制作在芯片中,不可更改 允许一次编程 在线擦除和编程 快速擦写,只按块(Block)擦除 多次擦除和编程 1、存储器 I/O接口 (2)存储器接口设计 1).存储容量 存储器所能存储二进制数码的数量,即所含存储元的总数。 注意:存储器的容量以字节为单位,而存储芯片的容量以位为单位。 存储芯片 存储模块 存储体
您可能关注的文档
最近下载
- 小学科学人教鄂教版六年级下册第一单元《生物与环境》教案(2023春.pdf VIP
- 人教鄂教版科学六年级下册第一单元生物与环境单元教案.pdf VIP
- 一例高血压患者的护理个案.docx VIP
- 青岛版六年级下册科学《生物与环境》大单元教学方案与反思.docx VIP
- 甘肃《建筑抗震加固工程消耗量定额》.pdf
- 高中英语1.5万考点.pptx VIP
- 新人教鄂教版六年级下册科学第一单元《生物与环境》全单元课件.pptx VIP
- CFMOTO春风动力450SR S CF400-9(6AQV-380101-3000-11 CN233)摩托车使用手册.pdf
- 水电站砂石系统施工组织设计(221页).docx VIP
- 2024新人教版初中英语七年级下册重点知识点归纳(复习必背).pdf VIP
文档评论(0)