[工学]第05章_触发器.pptVIP

  1. 1、本文档共63页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[工学]第05章_触发器

2、主从JK触发器 代入主从RS触发器的特性方程,即可得到主从JK触发器的特性方程: 将 主从JK触发器没有约束。 特性表 时序图 电路特点 逻辑符号 ①主从JK触发器采用主从控制结构,从根本上解决了输入信号直接控制的问题,具有 CP=1期间接收输入信号,CP下降沿到来时触发翻转的特点。 ②输入信号J、K之间没有约束。 ③存在一次变化问题。 一次变化现象: 而在CP=1期间,输入J出现正向干扰,就有: 在Qn=0,CP=1期间,若J=0,K=×,则Qn+1=0 J=0,K=×→Qm=0 J=1,K=×→Qm=1 干扰 J=0,K=×→Qm=1 干扰过去 CP 时, Qn+1=1 错误 0 1 =1 =× =0→1→0 在Q=0时,J端出现正向干扰,在Q=1时,K端出现正向干扰,触发器的状态只能根据输入端的信号(正向干扰信号)改变一次的现象称为一次变化现象。 一次变化现象降低了主从JK触发器的抗干扰能力。 主从JK触发器在使用时要求J、K信号在CP上升沿前加入,CP=1期间保持不变,CP下降沿时触发器状态发生改变。 带清零端和预置端的主从JK触发器 RD=0,直接置0 0 1 1 1 1 0 0 1 SD=0,直接置1 1 0 0 0 1 1 1 1 带清零端和预置端的主从JK触发器的逻辑符号 集成主从JK触发器 低电平有效 低电平有效 CP下降沿触发 与输入主从JK触发器的逻辑符号 主从JK触发器功能完善,并且输入信号J、K之间没有约束。但主从JK触发器还存在着一次变化问题,即主从JK触发器中的主触发器,在CP=1期间其状态能且只能变化一次,这种变化可以是J、K变化引起,也可以是干扰脉冲引起,因此其抗干扰能力尚需进一步提高。 主从触发器: 逻辑功能:RS触发器、JK触发器、D触发器。 触发器状态改变被控制在某一时刻。。CP=1(或0)期间,触发器接收信号,CP下降沿时刻触发器按照相应的逻辑功能和输入信号进行状态翻转,CP=0(或1)期间,保持状态不变。 触发方式:脉冲(沿)(控制)触发 C Q Q C Q Q CP上升沿翻转 CP下降沿翻转 ∟ ∟ ∟ ∟ 5.1.4 边沿触发器(边沿触发) 1、边沿D触发器 工作原理 (1)CP=0时,门G7、G8被封锁,门G3、G4打开,从触发器的状态取决于主触发器Q=Qm、Q=Qm,输入信号D不起作用。 (2)CP=1时,门G7、G8打开,门G3、G4被封锁,从触发器状态不变,主触发器的状态跟随输入信号D的变化而变化,即在CP=1期间始终都有Qm=D。 下降沿时刻有效 (3)CP下降沿到来时,封锁门G7、G8,打开门G3、G4,主触发器锁存CP下降时刻D的值,即Qm=D,随后将该值送入从触发器,使Q=D、Q=D。 (4)CP下降沿过后,主触发器锁存的CP下降沿时刻D的值被保存下来,而从触发器的状态也将保持不变。 综上所述,边沿D触发器的特性方程为: 边沿D触发器没有一次变化问题。 逻辑符号 集成边沿D触发器 注意:CC4013的异步输入端RD和SD为高电平有效。 CP上升沿触发 * 第5章 触发器 学习要点: 触发器的触发方式和逻辑功能 触发器的使用 5.1 触发器的电路结构和工作原理 5.1.1 基本RS触发器 5.1.2 同步触发器 5.1.3 主从触发器 5.1.4 边沿触发器 5.1.5 不同类型触发器间的转换 触发器是构成时序逻辑电路的基本逻辑部件。 ? 它有两个稳定的状态:0状态和1状态; ? 在不同的输入情况下,它可以被置成0状态或1状态; ? 当输入信号消失后,所置成的状态能够保持不变。 所以,触发器可以记忆1位二值信号。根据逻辑功能的不同,触发器可以分为RS触发器、D触发器、JK触发器、T和T′触发器;按照结构形式的不同,又可分为基本RS触发器、同步触发器、主从触发器和边沿触发器。 触发器通常还有一个触发控制脉冲,用于控制触发器状态发生改变的时刻,因此研究触发器应着重触发器的: 逻辑功能 触发方式 5.1.1 基本RS触发器(电平控制触发) 1.与非门构成,低电平有效基本RS触发器 由输入信号直接决定触发器的状态: R—reset,复位、置0 S—set,置位、置1 又称置0置1触发器、置位复位触发器。 电路组成和逻辑符号 信号输入端,低电平有效。 信号输出端,Q=0、Q=1的状态称0状态,Q=1、Q=0的状态称1状态, S S R R 工作原理 S R Q 1 0 0 1 1 0 0 ①R=0、S=1时:由于R=0(复位信号有效),不论原来Q为0还是1,都有Q=1;再由S=1、Q=1可得Q=0。即不论触发器原来处于什

您可能关注的文档

文档评论(0)

qiwqpu54 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档