逻辑分析仪同步采样的原理及应用-mipaper.pdfVIP

逻辑分析仪同步采样的原理及应用-mipaper.pdf

  1. 1、本文档共5页,其中可免费阅读2页,需付费100金币后方可阅读剩余内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  4. 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
逻辑分析仪应用从入门到精通二十六逻辑分析仪同步采样的原理及应用引言在数字电路系统中各种芯片使用不同的总线协议进行数据交换通常低速信号采用的多为异步总线模式比如数量级的外部总线异步等而在数据率较高时特别是当数据率高于数量级时大多都采用同步总线比如等当数据率再上升到以上时并行总线均过渡为多倍数据率的传输模式比如以及等在使用逻辑分析仪分析这一类总线时应采用同步采样模式同步采样原理前面介绍逻辑分析仪原理时曾简单介绍过同步采样与异步采样的区别同步采样的时钟源来自外部待测系统而异步采样的采样时钟来自逻辑分析

逻辑分析仪应用从入门到精通(二十六) 逻辑分析仪同步采样的原理及应用 引言 在数字电路系统中,各种芯片使用不同的总线协议进行数据交换,通常低速信号采用的 多为异步总线模式。比如10MHz 数量级的MCU 外部总线,SRAM,异步FLASH 等,而在数据率 较高时,特别是当数据率高于100MHz 数量级时,大多都采用同步总线,比如PCI,SDRAM 等,当数据率再上升到200MHz 以上时,并行总线均过渡为多倍数据率的传输模式,比如DDR SDRAM,PCI-X 2.0

您可能关注的文档

文档评论(0)

wangyueyue + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档