- 1、本文档共126页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
交大版微机原理-第7章
* * 状态寄存器(8) 命令寄存器(8) 暂存寄存器(8) 先/后触发器 主屏蔽 方式寄存器(6) 基地址寄存器(16) 基字节计数器(16) 暂存地址寄存器(16) 暂存字节寄存器(16) 命令 控制逻辑 当前地址寄存器(16) 当前字节计数器(16) 请求位 屏蔽位 通道0 时序 与 控制 逻辑 EOP CS RESET READY CLK AEN ADSTB MEMR MEMW IOR IOW 地址 数据 缓冲 地址 缓冲 地址 缓冲 通道1 通道2 通道3 优先级 编码 逻辑 D7-D0 (A15-A8) A7-A4 A3-A0 DREQ0-DREQ3 DACK0~DACK3 HRQ HLDA * ◆DREQ:通道DMA请求输入信号,极性可编程设定,由DACK信号有效时撤除。 ◆ DACK:DREQ的应答信号,极性可编程设定。 ◆ HRQ:总线请求信号。 ◆ HLDA:总线响应。 ◆ A3~A0:双向地址线。 从模块时,输入,作为8237A片内寻址。 主模块时,输出,产生存贮单元低4位地址。 ◆ A7~A4:DMA传输时提供高4位地址。 ◆ DB7~DB0:双向数据线。 从模块时,与CPU数据线相连,写入控制字或读出状态字。 主模块时,输出当前地址寄存器中的高8位送入地址锁存器和A7~A0共同构成16位存储器地址。 * ◆ CS:片选信号,DMA8237A选中信号,A15~A4产生。 ◆ CLK:时钟,8237A的时钟频率为3MHZ。 ◆ RESTE:复位输入端,复位时,屏蔽寄存器置1,其他寄存器均清0。 ◆ READY:准备就绪信号输入端,当所用的存储器或I/O设备的速度较慢时,READY输入低电平,用于等待。 ◆ ADSTB:地址选通信号,用于当DMA当前地址寄存器中的高8位地址送到外部地址锁存器。 ◆ AEN:地址允许输出,用于将外部地址锁存器的高8位地址送上地址总线,与芯片直接输出的低8位地址共同构成内存单元地址的偏移量。 ◆ MEMR:存储器读信号,有效时,被选中的存储单元的内容被送到数据总线。 * ◆ MEMW:存储器写信号,有效时,数据总线上的内容被写入对应的存储单元。 ◆ IOR:输入/输出设备读信号。 从模块时,IOR为CPU对DMA控制器的读信号,IOR为输入。 主模块时,IOR为DMA控制器送给I/O接口,I/OR为输出。 ◆ IOW:输入/输出设备写信号。 从模块时,IOW为输入, 主模块时,IOW为输出。 ◆ EOP:DMA传输结束信号。 输入时,由外部强制DMA传输过程中断。 输出时,由DMA控制器送出,作为传输结束。 * 四、8237A的工作方式 1、单字节传送方式 每次DMA请求只传送一个字节的数据,传送后当前字节计数器自动减1,当前地址寄存器加1或减1修改,撤消HRQ信号,释放系统总线控制权。 2、块传送方式 每次DMA请求获准后连续地传送一个数据块,直到当前字节计数器减为0或外部产生EOP信号,使DMA传送终止。 3、请求传送方式 以下三种情况均终止DMA传送: (1)当前字节计数器减至0。 (2)外部有效的EOP信号。 * (3)外设的DREQ请求信号无效。 4、级联方式 多片级联增加DMA通道。主片在从片与CPU之间传递联络信号,同时对从片的优先级进行管理。 HRQ HLDA DREQ0 DACK0 · · DREQ3 DACK3 HOLD HLDA HRQ HLDA HRQ HLDA CPU 主片 从片 * 五、8237A的工作时序 DMA的每一个时钟周期称为一个S状态。 1、S1状态:空闲状态。 2、S0状态:等待HLDA。 3、S1状态:先产生AEN信号,使CPU连接的地址总线无效,产生ADSTB信号,从当前地址锁存器中读出的A15~A7经DB3~DB0锁存在外部锁存器中。 4、S2状态产生DACK给I/O接口,代替CPU的片选信号,使该I/O接口被选中,A15~A0确定要访问的存储器单元。 5、S3状态产生MEMR或IOR读信号,使DB7~DB0上的数据至S4状态,稳定写入目的地。 6、S4状态产生MEMW或IOW写信号,将数据写入目的单元。块传送,则回到S2(或S1),继续。若单字节或传送完毕,则发EOP,撤消HRQ,结束DMA过程。 * ◆压缩读方式:块传送时,只有S2和S4两个时钟,读信号和写信号均在S4状态时产生,适用于高速电路。 ◆扩展写(超前写):S2、S3、S4
您可能关注的文档
最近下载
- 《中国民航发展史》课件——1-2 近代中国航空的开展.pptx VIP
- 第2节_电生磁-教学课件.pptx VIP
- 上访事件应急处置方案.docx VIP
- 《中国民航发展史》课件——第六章 中国民航体制改革的继续深化与.pptx VIP
- 《核电子学》习题解答.docx
- 《中国民航发展史》课件——第三章 新中国民用航空事业的创立与初步发展.pptx VIP
- 《中国民航发展史》课件——第二章 第二次世界大战后快速崛起的中国民用航空.pptx VIP
- 心流体验之如何进入最佳心理状态的课件.pptx
- 牙科椅的使用注意事项和维护保养.pptx
- 《中国民航发展史》课件——第一章 中国民用航空的萌芽与初步发展.pptx VIP
文档评论(0)