采用编译增强技术,提高高密度FPGA设计工作效率-Read.doc

采用编译增强技术,提高高密度FPGA设计工作效率-Read.doc

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
采用编译增强技术,提高高密度FPGA设计工作效率-Read.doc

采用编译增强技术,提高高密度FPGA设计工作效率 Robert Kruger, Jennifer Stephenson ?? Altera FPGA)体系创新以及向90nm工艺技术的过渡显著提高了FPGA的密度和性能。FPGA设计人员不仅需要更高的逻辑密度和更快的性能表现,还要求具有嵌入式处理器、数字信号处理(DSP)模块以及其他硬件IP结构等复杂的器件功能。但是,由于FPGA设计规模越来越大、越来越复杂,为了能够抓住稍纵即逝的市场机会,设计人员必需尽快完成其设计。 ? FPGA器件供应商一直努力提高编译时间效率,改善时序逼近流程,但是却无法满足设计人员更高效工作的要求。Altera Quartus? II软件5.0增强编译技术明显缩短设计迭代时间,在关键性能通路上进行设计优化,保持性能已达到要求的区域特性不变,该技术是前所未有的,极大的提高了设计效率。 ? 编译增强优势? 现在的一个高级FPGA标准编译流程包括RTL综合、布局布线等,高密度FPGA的每次设计编译在任何情况下都要耗费45分钟到4个多小时的时间,这显然限制了设计人员每天所能进行的迭代次数,可能会少至两次,明显减缓了设计过程。设计人员采用标准编译设计流程来优化部分设计时序性能时也会降低设计效率。这种优化通常不利于逻辑布局,影响设计中其他部分的性能,不得不进行额外的多次设计迭代。 ? 对于当今的高密度、高性能FPGA设计,必需具有设计和调试阶段快速迭代的能力。Altera Quartus II软件5.0为高密度FPGA设计提供了最先进的技术,如以前只有专用集成电路(ASIC)才具有的增强设计和编译能力等。与相应的ASIC相比,FPGA编译效率更高,ASIC即使采用增强方法,仍需要几小时到几天的时间来完成编译,而FPGA编译只需要几分钟到几小时的时间。 ? 设计人员采用Quartus II增强编译技术,可以逐步编译其设计分区,比进行全部设计的标准编译时间缩短近70%。性能保留是增强编译技术的另一个主要优势。通过只对设计中的一个分区进行编译,可以保持其他部分的性能和结果不变。这种性能保留特性使设计人员能够以更少的设计迭代,更高效的达到时序逼近 ? ???????????????????????????????????????????????????? Quartus II 5.0编译增强设计流程。 ? 编译增强使设计人员能够以逻辑和物理分区的形式组织设计,进行综合和适配。只针对特定设计分区进行新的编译,从而能够显著缩短设计迭代时间。编译增强特性有助于基于模块的设计,对没有修改的设计模块,保持其性能不变。设计人员还可以只对特定设计分区采用物理综合等优化技术,而不改动其他模块。 ? 传统上,一个层次设计在进行逻辑综合和适配之前转换为单一的网表,每修改一次设计,就要对整个设计进行重新编译,减缓了设计过程。而编译增强特性使设计人员能够沿任意层次边界划分设计分区。采用Altera Quartus II软件,可分别对不同的层次设计分区进行综合和适配。分区可以组合、合并形成网表后,进入后面的Quartus II编译流程。重新编译设计时,设计人员可以为每个分区选择使用新的源代码、后综合结果以及后适配结果。 ? 编译增强设计流程? Quartus II编译增强特性改善了标准Quartus II设计流程,使设计人员能够重新使用、保留前次编译结果,节省编译时间。在一个标准设计流程中,源代码完成后,如果修改设计中的任何部分,设计都要重新进行编译,处理源代码,布局所有逻辑。采用这种方法的原因之一在于能够得到质量最佳的结果。通过处理全部设计,编译器能够进行全局优化,改善面积大小,提高性能。但是,对于有些情况,需要采用增强编译设计流程。当选好设计中的一个分区,并在器件平面布置中进行布局后,设计人员可以加速其设计编译时间,而保持结果质量不变,甚至提高结果质量。 ? 设计人员可能希望在设计主体完成后,在设计后期修改或优化一个特定模块时,采用编译增强技术。在这种情况下,他们可以保持没有改动的模块性能不变,缩短后面迭代的编译时间。编译增强特性在有些情况下,能够同时有利于缩短编译时间和达到时序逼近。设计中有些分区丢失或不完整时,该特性还可以用于对其他分区进行编译和优化。 ? 设计分区和设计层次 ? ????????????????? 层次设计使边界独立的分区能够采用编译增强技术。 ? 由于分区必需由层次化的边界进行隔离,因此分区无法成为一个层次化实体中逻辑的一部分。形成一个分区后,该分区内的每个层次化实体成为同一分区的组成。设计人员能够在一个已有分区中,为该层次化实体生成新的分区,在这种情况下,新分区中的实体不再是更高级别分区的组成部分。 ? 设计分区和物理区域 ? 一个逻辑设计分区在设计层次之间建立一

您可能关注的文档

文档评论(0)

wendang_12 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档