第十二章 总线与接口标准.pptVIP

  1. 1、本文档共67页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
12.2 系统总线(PC总线) PC总线又称为在板局部总线。即只是单板机上的I/O扩展总线,不支持多主CPU的并行处理,不存在多CPU共享资源,不存在也不需要总线仲裁。PC机采用开放式的结构,即在底板上设置一些标准扩展插槽(Slot),要扩充PC机的功能,只要设计符合插槽标准的适配器板,然后将板插入插槽即可。 一、ISA总线 ISA是工业标准体系结构(Industrial Standard Architecture)的缩写,是一种在原始IBM PC引入的8位总线结构,1984年在IBM PC/AT中将其扩展到16位。ISA是现代个人计算机的基础,是目前市场上大多数PC系统采用的主要体系结构。 1.8位ISA总线 主要用在早期的IBM PC/XT计算机的底板上,共有8个62芯的I/O扩展插槽,引脚间隔为2.54mm。常称为IBM PC总线或PC/XT总线。各引脚的安排如右图所示。 2.16位ISA总线 1984年IBM公司推出286机(AT机)时,将原来8位的ISA总线扩展为16位的ISA总线,它保持原来8位ISA总线的62个引脚信号,以便原先的8位ISA总线适配器板可以插在AT机的插槽上。同时为使数据总线扩展到16位,地址总线扩展到24位,而增加一个延伸的36引脚插槽。新增加的36个引脚排列如图所示,各引脚功能列于教材P338图12.2 。 98根线分成5类:地址线、数据线、控制线、时钟线、电源线。 1.地址线 SA0~SA19和LA17 ~LA23 SA0~SA19 : 是可锁存的地址信号, LA17 ~LA23为非锁存的信号,由于没有锁存延时,因而给外设插板提供了一条快捷途径。 SA0~SA19加上LA17 ~LA23加上可实现16MB空间的寻址。 2. 数据线 SD0~SD7为低8位数据线,SD8~SD15为高8位数据线。 3. 控制线 AEN:地址允许信号,输出线,高电平有效。AEN=1,表明处于DMA控制周期AEN=0,表明非DMA控制周期 BALE:允许地址锁存,输出线。由系统总线控制器8288提供,作为CPU地址的有效标志,当BALE为高电平时,将SA0-SA19接到系统总线,其下降沿用来锁存SA0-SA19。 IOR:I/O读命令。 IOW:I/O 命令 (5)SMEMR和SMEMW:存储器读/写命令,低电平有效,用于对A0-A19这20位地址寻址的1MB内存的读/写操作。 (6) MEMR和MEMW:存储器读/写命令,低电平有效,用于对24位地址线全部存储空间读/写操作。 (7)MEM CS16和I/O CS16:它们是存储器16位片选信号和16位I/O片选信号,分别指明当前数据传送是16位存储器周期和16位I/O 周期。 (8)SBHE:总线高字节允许信号,该信号有效时,表示数据总线上传送的高位字节数据。 (8)SBHE:总线高字节允许信号,该信号有效时,表示数据总线上传送的是高位字节数据。 (9)IRQ3-IRQ7和IRQ10-IRQ15:用于作为来自外部设备的中断请求输入线,分别连到主片8259A和从片8259A中断控制器的输入端。 (10) DRQ0-DRQ3和DRQ5-DRQ7:来自外部设备的请求输入线,高电平有效,分别连到主片8237A和从片8237A DMA控制器输入端。 DRQ0优先级最高, DRQ7优先级最低, DRQ4用于级连,在总线上不出现。 (11)DACK0-DACK3和DACK5-DACK7:DMA回答信号,低电平有效。有效时,表示DMA请求被接受,DMA控制器占用总线,进入DMA周期。 (12)T/C:DMA终未/计数结束,输出线。该信号是一个正脉冲,表明DMA传送的数据已达到其程序预置的字节数,用来结束一次DMA数据块传送。 (13)MASTER:输入信号,低电平有效。 ISA主模块确立信号,ISA发出此信号,与主机内DMAC配合使ISA卡成为主模块,全部控制总线。 (14)RESET DRV:系统复位信号,输出线,高电平有效。此信号在系统电源接通时为高电平,当所有电平都达到规定电平生就低,即上电复位时有效。用它来复位和初始化接口和 I/O设备。 (15)I/O CHCK: I/O通道检查,输出线,代电平有效。ISA卡奇偶校验错。 (16) I/O CHRDY: I/O通道就绪,输入线,高电平表示“就绪”。ISA卡准备好,可控制插入等待周期。 (17):OWS零等待状态信号,输入线。该信号为代电平时,无需插入等待周期。 (18)OSC/CLK及电源?12V、 ?5V、地线等。 ISA总线的数据宽度为16位,工作频率为8MHz,最大数据传输速率为16MB/s。 二、EISA总线 1988年9月COMP

文档评论(0)

nuvem + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档