数字电路期末复习-数电资料2da.docVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2 一、选择题 题号 1 2 3 4 5 6 7 8 9 10 答案 A B B B C B C C B A 二、填空题 1. 61 1001 0111; 2. 高祖态 ; 3. 0 ; 4. 接地(或并联使用); 5. ; 6. 组合电路 时序电路; 7. RS=0; 8. 60 三、化简题 1. 2. 四、作图与分析题 1. A B C Y 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1 1 分析图示电路,要求写出表达式,列真值表并总结功能 解 表达式并化简 Y=AB+BC+AC 真值表 (3)功能:当三个输入变量中“1”的个数超过(含)2个时,输出为1.否则输出0.实现的是多数表决器的功能。 3.分析下图所示时序电路并简述功能。 解:该电路是由3个上升沿触发的D触发器组成的同步时序电路。 驱动方程 (2)代入特性方程,得状态方程 (3)状态表 (4)状态图和时序图 0 0 0 0 0 0 0 0 1 0 1 0 0 1 0 1 0 0 0 1 1 1 1 0 1 0 0 0 0 1 1 0 1 0 1 1 1 1 0 0 1 1 1 1 1 1 1 1 功能:该电路实现3位环形计数器,不能自启动。 4.解: 6进制。 状态图 0000 0001 0010 0101 0100 0011 综合设计题 A B C D F 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 1 0 1 1 0 0 0 1 1 1 1 1 0 0 0 0 1 0 0 1 1 1 0 1 0 0 1 0 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 1. (1)设输入变量ABCD为1代表同意, 为0代表不同意.输出函数F为1表示举重 成功,为0表示失败.可得真值表 输出表达式 (3)令, 数选器输出表达式 两式进行比较,可得,若 ,两式完全相等,即可实现。 可画出电路图 2.用下降沿触发的边沿JK触发器设计一个同步八进制的计数器 解(1)画出次态卡诺图,求出状态方程。 (2) 把状态方程和JK触发器特性方程相比较,可得驱动方程 (3) 画出电路图 3. 试分别利用两片74161芯片的异步清零或同步置数功能构成100进制计数器。要求:(1)写出归零逻辑的表达式;(2)画出连线图。 解 第 3 页 共 3 页

文档评论(0)

1243595614 + 关注
实名认证
文档贡献者

文档有任何问题,请私信留言,会第一时间解决。

版权声明书
用户编号:7043023136000000

1亿VIP精品文档

相关文档