第6章 应用原理图设计法设计两位数字频率计 《EDA技术 知识》PPT .pptVIP

第6章 应用原理图设计法设计两位数字频率计 《EDA技术 知识》PPT .ppt

  1. 1、本文档共75页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第6章 应用原理图设计法设计两位数字频率计 《EDA技术 知识》PPT .ppt

下一页 一、直接频率测量原理 无论采用何种方法测量频率,均是基于主门加计数器的结构而实现的,图6-23示出了计数式直接测频的原理方框图。其中主门具有“与门”的逻辑功能。主门的一个输入端送入的是待测频率fx,它是由被测信号经放大整形后得到的。 主门的另一个输入端送入的是来门控双稳的闸门时间信号Ts。因为门控双稳是受时基(标准频率)信号控制的,所以Ts既准确又稳定。设计时通过品体振荡器和分频器的配合,可以获得10 s, 1 s, 0.1 s等闸门时间。 §6.3 相关技术基础知识与基本技能 由于主门的“与”功能,它的输出端只有在闸门信号Ts有效期间才有频率fx脉冲的输出,并送到计数器去计数。 计数值为 ,它与被测信号的频率fx成正比,由此可得频率计算公式为 (6-1) 可见,当闸门时间Ts为1 s时,N的值即为被测信号的频率。因为各个闸门时间之间为10的倍数关系,所以当N以十进制数显示时,对界的取值不为1 s时,只要移动小数点的位置就能直接显示出所测频率的值。 下一页 上一页 §6.3 相关技术基础知识与基本技能 该测频方法由于主门的开启时间与被测信号之间不同步,而使计数值N带有±1量化误差(如图6-24所示),目当被测信号频率越低时,该量化误差的影响越大。若再考虑由晶体振荡器引起的闸门时间误差,对式(6-1)进行误差的积累与合成运算后,可得到计数式直接测频误差的计算公式如下: (6-2) 上式右边第一项为量化误差的相对值,其中 第二项为闸门时间的相对误差。数值上等于晶体振荡器基准频率的相对不确定度 。 下一页 上一页 §6.3 相关技术基础知识与基本技能 二、间接频率测量原理 间接频率测量即为通过测量周期再经倒数运算而得到频率的间接方法。该方法的原理框图与图6-23所示类似,仅击将由晶振产生的标准频率和fx调换位置,即以待测信号的高电平作为闸门时间。 三、等精度频率测量原理 与直接测量法相比,等精度频率测量法的优点是,可在整个测频范围内获得同样高的测试精度和分辨率。 等精度测量法的原理是,确定了计数器的计数开始和结束与闸门门限的上升沿和下降沿的严格关系。当闸门门限的上升沿到来时,如果待测量信号的上升沿未到时两组计数器也不计数, 下一页 上一页 §6.3 相关技术基础知识与基本技能 只有在待测量信号的上升沿到来时,两组计数器才开始计数;当闸门门限的下降沿到来时,如果待测量信号的一个周期未结束时两组计数器也不停止计数,只有在待测量信号的一个周期结束时两组计数器才停止计数。 其实现原理如图6-25所示。 在同一闸门时间 T 内分别对 fx 和fc 进行计数,计数器 A 的计数值为 ,计数器B的计数值为 , 由于 ,则被测频率fx和周期Tx分别为 (6-3) (6-4) 下一页 上一页 §6.3 相关技术基础知识与基本技能 由式 (6-3) 和式 (6-4) 可知,等精度测量法的测量结果与闸门时间无关。 等精度测量法中各信号的时序关系图如图6-26所示。 由图6-26可知,在同步电路(D触发器)的作用下,计数闸门信号与被测信号同步,实现同步开门,并且开门时间 T 准确地等于被测信号周期的整数倍,故式 (6-3) 和式 (6-4) 中的计数值 从没有+1量化误差。计数值 虽有+1量化误差,但由于一般关都在儿十兆赫兹以上,因此测量误差小于 ,且该误差与被测频率fx无关,因此在整个测量范围内,能够实现等精度的测量,该测试方法需要的除法运算功能,用Max+plusⅡ老式宏函数无法实现,可使用VHDL编程实现。 返 回 上一页 §6.3 相关技术基础知识与基本技能 返 回 §6.4 本章小结 本章的工作任务是应用原理图设计法设计一个两位数字频率计,设计采用FPGA现场可编程门阵列为控制核心,通过原理图设计法设计,在Quartus6.0平台上编译、仿真、调试,达到了设计要求。 两位数字颇率计设计任务

您可能关注的文档

文档评论(0)

yuzongxu123 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档