汇编实验五、六报告.docVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
汇编实验五、六报告

微机原理及汇编语言实验五报告 对MCS-51单片机寻址方式、指令系统的认识 实验目的: 通过实验学习MCS-51单片机寻址方式、指令系统的特点,并与8088CPU的寻址方式、指令系统进行对比, 实验任务: 通过实验完成单片机教学资料的第三章习题:1,8,9,10,13,14,15,16 具体实验步骤自己设计。 实验内容及分析: 判断以下指令的正误: (1)MOV 28H,@R2 ;错误,符号未定义,因为当直接地址作为目的操作数时,原操作数为间接操作数@Ri时,i=0或1,所以该指令错误。 (2)DEC DPTR ;操作数DPTR错误,因为减法指令只有4条,分别为 DEC A; DEC Rn ;DEC direct ; DEC @Ri (3)INC DPTR ;正确,曾1指令原操作数可以用DPTR (4)CLR R0 ;操作数R0错误,CLR A,即简单逻辑操作指令,操作数只能为累加器A (5) CPL R5 ;操作数R5错误,CLR A,即简单逻辑操作指令,操作数只能为累加器A (6) MOV R0,R1 ;错误,传送指令中当目的操作数为Rn时,原操作数只能是A,direct,#data (7)PHSH DPTR ;操作码错误, (8)MOV F0,C ;正确,将C指出的位变量送到目的操作数F0所指的单元中去。 (9)MOV F0,Acc.3 ;正确,将源操作数Acc.3指出的位变量送到目的操作数F0所指的单元中去。 (10)MOVX A,@R1 ;正确,读外部RAM/IO (11)MOV C,30H ;正确,将源操作数30H指的位变量送到目的操作数F0所指的单元中去。 (12)RLC R0 ;操作数R0错误,操作数只能是累加器A,将A的内容和进位标志Cy向左环移一位。 3—8,假定累加器A中的内容为30H,执行指令1000H:MOVC A,@A+PC后,把程序存储器(1031H)单元的内容送入累加器A. 分析:本指令占用1B,下一条指令的地址为1001H,(PC)=1001H再加上A中的30H,得1031H,结果将程序存储器中1031H的内容送入累加器A。 3—9,在MCS—51中,PC和DPTR都用于提供地址,但PC是为访问内部存储器提供地址,而DPTR是为访问外部存储器提供地址。 3-10,在寄存器间接寻址方式中,其间接体现在指令中寄存器的内容不是操作数,而是操作数的地址,如MOV A,@Ri,从Ri中找到原操作数的地址,将该地址送到累加器A中。 3—13,完成下列内容,但不改变未涉及内容。 (A)把Acc.3, Acc.4, Acc.5, Acc.6清0 源程序 ORG 0 CLR ACC.3 ; ACC.3清0 CLR ACC.4 CLR ACC.5 CLR ACC.6 END 运行结果: 表1程序执行前 表2程序执行后 分析:首先将A设置为0FFH,运行程序后A=87H,即Acc.3, Acc.4, Acc.5, Acc.6清0,且其标志位未变化。 (B)把累加器A中间4位清0 源程序: org 0 CLR ACC.2 ; ACC.2清0 CLR ACC.3 CLR ACC.4 CLR ACC.5 END 运行结果及分析: 表3程序执行前 表4程序执行后 分析:首先将A设置为0FFH,运行程序后A=C3H,即累加器A中间4位清0,且其标志位未变化。 (C)使Acc.2和Acc.3置1 源程序 org 0 SETB ACC.2 ;ACC.2置1 SETB ACC.3 ;ACC.3置1 END 运行结果 表5程序执行前 表6程序执行后 分析:首先将A设置为00H,运行程序后A=0CH,即Acc.2和Acc.3置1,且其标志位未变化。 3_14 源程序并单步运行: ORG 0 MOV A,#83H ;将立即数83H传送到累加器A得A=83H MOV @R0,#17H ;将立即数17H传送到(R0)得(R0)=17H MOV 17H,#34H ;将立即数34H传送到直接地址(17H)得(17H)=34H ANL A,#17H ;将寄存器17H与到累加器A得A=03H ORL 17H,A ;将累加器A与到直接寻址字节(17H)得(17H)=37H XRL A,@R0 ;将间接寻址RAM字节异或到累加器A得A=34H CPL A ;累加器A求反得A=0CBH END 运行结果

文档评论(0)

xy88118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档