MAXPLUSⅡ开发工具.PPT

  1. 1、本文档共45页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
MAXPLUSⅡ开发工具

e、保存文件、并检查错误 选莱单 File\Save,保存文件; 选莱单 File\Project\Save Check,保存文件并且检查电路中的逻辑错误。 如有逻辑错误→弹出信息处理窗口→错误自动定位(Locate) →返回编辑窗口改正错误。 例如:将前面的3-8译码器电路作两处修改:一处是将一个输出脚断开,另一处是将输出引脚名y7改为y6。如下图所示: 有编辑错误的3-8译码器: 选File\Project\Save Check: 利用错误自动定位功能和帮助信息确定并改正错误 改正错误后,检查结果如下: f、创建默认的逻辑符号 检查无错误后,选莱单 File\Create Default Symbol,创建逻辑符号文件(.sym)。该符号类同宏功能函数符号,可被高层设计调用。 g、关闭图形编辑窗口 例:用基本门电路实现3-8译码器 门电路实现3-8译码器的编译结果: 编译成功后产生的默认逻辑符号: 此逻辑符号的功能可代替集成电路74138。 二、文本设计输入方法 主要输入以VHDL、Verilog HDL、AHDL书写的文件。 VHDL—特别适合大型或复杂的系统设计。 Verilog HDL—适合复杂的系统设计。 AHDL—Altera Hardware Description Language,特别适合描述复杂的组合 逻辑、组运算、状态机和真值表。 七段显示译码电路的VHDL设计: 1、建立新文件 选MAX+PLUS II\ Text Editor 选Text Editor file 保存文件名为: segment7.vhd (默认后缀:tdf) 确定项目名与 当前文件同名 MAX+PLUS II 的New对话框 2、输入文本文件 7段显示器的译码电路 a b c d e f g 3、保存、检查项目文件 选 File\Project\Save Check, 可保存该设计文件,并对VHDL语言文本进 行语法规则检查。 如有错误 → 弹出信息处理窗口 → 错误自动定位(Locate) → 返回编辑窗口改正错误。 4、创建默认符号 检查无错误后,选 File\Create Default Symbol,产生该译码电路的模块符号。该符号可在其它图形文件或高层文件中被调用。 符号如下: 5、关闭文本设计输入窗口 * * §4.1 概述 MAX+PLUS——Multiple Array Matrix and Programmable Logic User System MAX+PLUS Ⅱ的特点: 1. 与结构无关 2. 多平台 3. 完全集成化 第四章 MAX+PLUS Ⅱ开发工具 4. 丰富的设计库 5. 模块化工具 6. 硬件描述语言(HDL) 7. Megacore功能:IP核(Intelligence Property Core) 8. Opencore特性 9. 丰富的在线帮助系统 10. 开放的界面 §4.2 MAX +PLUS Ⅱ的设计过程简介 一、设计流程 设计 思想 设计 输入 设计 实现 设计 仿真 器件 编程 系统 测试 FPGA/CPLD设计流程图 二、设计环境 MAX+PLUS II的设计环境 1、设计输入 (1)、输入方式: 图形输入、 文本输入、 波形输入、 网表输入、 符号编辑、 底层编辑 (2)、层次设计 即在一个

您可能关注的文档

文档评论(0)

fengruiling + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档